数字逻辑电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑电路

二-十进制译码器74LS42 的功能表 (3)显示译码器 将用二进制代码表示的数字、文字、符号翻译成人们习惯的形式,并直观地显示出来的电路。 常用的显示器件有半导体数码管、液晶数码管、荧光数码管、辉光数码管等。 ※ 七段数字显示器(LED) 1 0 0 1 0 1 1 1 1 1 1 Q3 Q2 Q1 Q0 a g f e d c b 译码器 二 十进制代码 (共阴极) a b c d e f g g f e d c b a 半导体字显示器的结构: 例: 共阴极接法 a b c d e f g 0 1 1 0 0 0 0 1 1 0 1 1 0 1 低电平时发光 高电平时发光 共阳极接法 a b c g d e f + d g f e c b a g f e d c b a 共阴极接法 a b c d e f g ※ 数字显示译码器7448 是一种与共阴极字符显示器配合使用的集成译码器 试灯输入端 灭零输入端 灭灯输入/灭零输出端 控制端 注意:正常工作时三个控制端均要接高电平 七段译码器和数码管的连接图 5、数据选择器 从多路数据中选择其中所需要的一路数据输出。 例:四选一数据选择器 输入数据 输出数据 使能端 D0 D1 D2 D3 Y S A1 A0 地址信号 数据选择器类似一个多掷开关。选择哪一路信号由相应的一组地址信号控制。 4选1数据选择器(74LS153) 0 74LS153功能表 D0 D1 D2 D3 输入 输出 A 1 A 0 Y × × 1 0 0 0 0 1 0 1 0 0 1 1 0 例4 如图是用数据选择器实现的逻辑电路,试写出它的逻 辑式。 解:由图可知,这 是一个由4选1数据选择器构成的逻辑电路,其 中控制端S =0,两个地址输入端:A1 = A、A0 = B;四个数据输入端:D0 = 0,D1 = 0,D2 = C, D3 = 1,与 4 选 1 数据选择器的标准表达式 比较可知逻辑图所对应的逻辑式为: 5.3 时序逻辑电路分析 5.3.1 触发器 触发器 RS触发器 JK触发器 D触发器 T触发器 T ′触发器 能够存储1位二值信号的基本单元电路统称为触发器。 触发器是构成时序逻辑电路的基本单元电路。 1、触发器的特点: 1) 有两个稳定的状态(0状态和1状态),以表示存储内容; 2) 在外信号作用下,两个稳定状态可相互转换;没有 外信号作用时,保持原状态不变。 2、现态和次态的概念: 现态: 触发器接收输入信号之前的状态。 次态: 触发器接收输入信号之后的状态。 Q = 1 Q = 0 Q = 1 Q = 0 规定: Q 端的状态为触发器的状态 1. RS 触发器 (1)基本 RS 触发器 触发器为0状态 触发器为1状态 在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。 SD 直接置位端 或置1端 RD 直接复位端或置0端 Q Q RD SD 1 2 (a) 逻辑图 Q Q R S SD RD (b) 逻辑符号 注:字母上的反号表示低电平有效,在逻辑符号中用小圆圈表示。 0 1 0 1 0 1 0 1 1 1 0 1 1 0 0 0 Qn Qn+1 SD RD 0 1 ※ 逻辑功能 Qn Q Q RD SD 1 1 保持原态 0 0 0 1 0 1 0 1 0 1 1 1 0 1 1 0 0 0 Qn Qn+1 SD RD Qn 0 Q Q RD SD 1 0 置 0 0 1 1 1 0 1 0 1 0 1 0 1 1 1 0 1 1 0 0 0 Qn Qn+1 SD RD Qn 0 1 Q Q RD SD 1 2 0 1 置 1 1 0 1 1 0 1 0 1 0 1 0 1 1 1 0 1 1 0 0 0 Qn Qn+1 SD RD Qn 0 1 不定 Q Q RD SD 0 0 不定 1 1 Q= Q =1时,触发器既不是0状态,也不是1状态,称为不定状态,触发器不允许出现这种情况,这是基本RS触发器的约束条件。 ※状态表  状态表:表示触发器的现态Qn、输入信号和次态Qn+1之间转换关系的

文档评论(0)

整理王 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档