- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验报告
实验目的:
常用组合逻辑电路设计方法
VHDL设计思想与调试方法
LPM元件定制
电路设计的仿真验证和硬件验证
实验要求:
学习常用组合逻辑的可综合代码的编写,学习VHDL语言的编程思想与调试方法,学习通过定制LPM元件实现逻辑设计,通过波形仿真及硬件实验箱验证设计的正确与否。
实验流程:
1.利用VHDL代码实现
2.利用LPM元件定制实现
3.运用分析调试工具RTL viewer查看景软件解释生成的原理图并分析
实验具体步骤:
1.利用VHDL代码实现
(1)VHDL代码
(2)编译通过后进行波形仿真
2.利用LPM元件定制实现
(1)Tools( Mega Wizard Plug_in Manager或在图形编辑窗口空白处双击
(2)Create a new custom megafunction variation
(3)Installed Plug_Ins( Arithmetic lpm_compare
(4)然后进行相应的设置,Generate netlist ,选择要生成的文件,完成
生成的VHDL语言代码:
LIBRARY ieee;
USE ieee.std_logic_1164.all;
LIBRARY lpm;
USE lpm.all;
ENTITY lpm_compare2 IS
PORT
(
dataa : IN STD_LOGIC_VECTOR (1 DOWNTO 0);
datab : IN STD_LOGIC_VECTOR (1 DOWNTO 0);
AeB : OUT STD_LOGIC ;
AgB : OUT STD_LOGIC ;
AgeB : OUT STD_LOGIC ;
AlB : OUT STD_LOGIC ;
AleB : OUT STD_LOGIC ;
AneB : OUT STD_LOGIC
);
END lpm_compare2;
ARCHITECTURE SYN OF lpm_compare2 IS
SIGNAL sub_wire0 : STD_LOGIC ;
SIGNAL sub_wire1 : STD_LOGIC ;
SIGNAL sub_wire2 : STD_LOGIC ;
SIGNAL sub_wire3 : STD_LOGIC ;
SIGNAL sub_wire4 : STD_LOGIC ;
SIGNAL sub_wire5 : STD_LOGIC ;
COMPONENT lpm_compare
GENERIC (
lpm_representation : STRING;
lpm_type : STRING;
lpm_width : NATURAL
);
PORT (
dataa : IN STD_LOGIC_VECTOR (1 DOWNTO 0);
datab : IN STD_LOGIC_VECTOR (1 DOWNTO 0);
AgeB : OUT STD_LOGIC ;
AlB : OUT STD_LOGIC ;
AleB : OUT STD_LOGIC ;
AneB : OUT STD_LOGIC ;
AgB : OUT STD_LOGIC ;
AeB : OUT STD_LOGIC
);
END COMPONENT;
BEGIN
AgeB = sub_wire0;
AlB = sub_wire1;
AleB = sub_wire2;
AneB = sub_wire3;
AgB = sub_wire4;
AeB = sub_wire5;
lpm_compare_component : lpm_compare
GENERIC MAP (
lpm_representation = UNSIGNED,
lpm_type = LPM_COMPARE,
lpm_width = 2
)
PORT MAP (
dataa = dataa,
datab = datab,
AgeB = sub_wire0,
AlB = sub_wire1,
AleB = sub_wire2,
AneB = sub_wire3,
AgB = sub_wire4,
AeB = sub_wire5
);
END SYN;
生成的波形图:
生成的RTL viewer原理图
思考题
VHDL实体描述方式有哪些类型?优缺点是什么?
答:
(1) 结构描述:使用元件例化方法描述
您可能关注的文档
最近下载
- 广西壮族自治区梧州市2024-2025学年高一上学期期末语文试题(含答案).pdf VIP
- 《矿山隐蔽致灾因素普查规范》(KAT22.3-2024)解读-地质构造、 水源与通道致灾因素探测技术.pdf VIP
- 《萱草花》钢琴伴奏谱(带主旋律歌词) 高清钢琴谱五线谱.docx VIP
- 《矿山隐蔽致灾因素普查规范》(KAT22.3-2024)解读-金属非金属露天矿山部分.pdf VIP
- DEC-OGP-R-QM-012.5-2020-1 油气管道工程施工质量验收技术规定 第5部分自动化仪表工程.pdf VIP
- 江苏省常州高级中学2024-2025学年高一上学期期末模拟考试数学试卷(含解析).docx VIP
- 海上风力发电——风力发电的新趋势.ppt VIP
- 《中文版After Effects CC影视合成与特效案例教程》课程标准.pdf VIP
- 2025年XX乡镇卫生院工作总结和2026年工作计划.docx VIP
- 四川省南充市2024-2025学年高二上学期1月期末考试化学试题.docx VIP
原创力文档


文档评论(0)