DAC7564中文简明使用手册.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DAC7564中文简明使用手册

12位 4通道 极低功耗 电压输出 内置2.5V 2ppm/℃参考的数模转换器 特性 相对精度:0.5LSB 内置2.5V参考电压 上电自动复位到0 低功耗:5V供电时电流1mA 宽电压范围:+2.7V—+5.5V 简述 DAC7564是一个低电耗、电压输出、4通道、12位数模转换器。该芯片内置2.5V,2ppm/℃的参考电压,输出电压最大为2.5V。该芯片具有良好的线性。DAC7564使用一个3线串行接口,该接口的时钟可以高达50MHz。 DAC7564包含上电复位电路,确保DAC上电后输出0并且一直保持直至有效数值写入。 引脚说明 引脚说明 引脚号 引脚名称 说明 1 VoutA DAC A的模拟电压输出 2 VoutB DAC B的模拟电压输出 3 VrefH/VrefOUT 参考电压输入的正极/如果使用内置参考电压,该脚是2.5V参考电压输出 4 AVdd 电源输入,2.7V—5.5V 5 VrefL 参考电压输入的负极 6 GND 地 7 VoutC DAC C的模拟电压输出 8 VoutD DAC D的模拟电压输出 9 SYNC 控制输入,电平控制(低电平有效)。该输入是数据输入的同步信号。当SYNC变成低电平,它启动输入移位寄存器,在随后的时钟的下降沿数据将被采样。在接下来的第24个时钟,DAC输出将更新。如果在此之前SYNC又变成了高电平,电平的上升沿将中断写操作。 10 SCLK 串行时钟输入,最高50MHz。 11 DIN 串行数据输入端,数据在时钟的下跳沿,将被串入24位的移位寄存器 12 IOVdd 数字部分的供电电源 13 A0 可用于设置芯片地址 14 A1 可用于设置芯片地址 15 ENABLE SPI串行接口的使能端(低电平有效) 16 LDAC 装载DACs;上升沿有效,装载所有的DAC寄存器 串行口写操作时序 操作原理 数模转换部分(DAC) 芯片DAC部分如图, 当DAC7564输入码为二进制,电压输出用以下公式计算: 式中DIN=装入DAC寄存器的二进制数的等效十进制数,它的取值范围是0—4095;X代表通道A、B、C、D。 内部参考电压 DAC7564芯片包含一个2.5V的内置参考电压,芯片的缺省状态使用该电压。内部参考电压可以在VrefH/VrefOUT脚输出,我们推荐在VrefH/VrefOUT引脚和GND之间接入一个100nF的电容滤除噪声。 使用/不使用内部参考电压 DAC7564的内部参考电压缺省状态下自动使用,然而,您也可以不使用该参考电压,而使用外接的参考电压。我们可以从串行口输入一个24位的命令,芯片将改变缺省设置。这里不深入研究。 串行接口 DAC7564有一个3线串行接口(SYNC,SCLK和DIN),与SPI,QSPI等标准匹配。 DAC7564的输入移位寄存器是24位的,DB23-DB16是8个控制位,DB15—DB4是12个数据位,DB0—DB3是4个无关位,可以忽略。所有的24位数据在时钟脉冲SCLK的控制下进入寄存器。DB23最先装入。DAC7564收到所有的24位数据解码前8位决定DAC的操作/控制模式。接下来的12位数据决定模拟量输出。数据格式是:全0对应0V,全1对应满量程(Vref-1LSB),也就是0FFFH对应满量程。 写时序从SYNC线变成低电平开始,DIN口的数据在SCLK的每个下跳沿逐位进入24位移位寄存器。串行时钟的频率最高可达50MHz。在串行时钟的第24个下跳沿,最后的数据位进入移位寄存器,移位寄存器锁定。再有时钟脉冲也不会改变移位寄存器的内容。当24位数据被锁存入移位寄存器后,高8位用作控制位,接下来的12位为数据位。串行时钟的第24个下跳沿后,DAC7564将解码并完成相应的操作,而不必等待SYNC的上升沿。新的写入时序需要SYNC的下一个下跳沿。如果在第24个下跳沿之前,SYNC的电平上升为高电平,本次操作将中断,但不会影响输出。 IOVdd和电压变换 IOVdd引脚给DAC7564的数字部分供电。对于单电源系统,可以把它和AVdd接在一起。对于双电源系统,数字逻辑部分使用IOVdd供电,而模拟部分使用AVdd供电。 输入移位寄存器 DAC7564支持几条命令:(只介绍最常用几条) DB21=0 DB20=0:单通道存储命令 对应一个DB18和DB17选择的DAC对应的移位寄存器的内容被更新。也就是说,只更新某一个移位寄存的内容,该移位寄存器具体和哪一个DAC通道对应,根据DB18和DB17的内容确定。 DB21=0 DB20=1:单通道更新命令 一个DAC通道的移位寄存器和内容和DAC寄存器的内容同时被更新。 DB21=1 DB20=0:同时更新 一个通道的移位寄存器内容更新,所有DAC输出通道同时更新。 LDA

文档评论(0)

6358999 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档