- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理及接口技术第05章.ppt
第 5 章 5.1 存储器概述 一、存储器的分类 存储器是计算机系统中用来存储信息的部件,它是计算机中的重要硬件资源。 从存储程序式的冯.诺依曼经典结构而言,没有存储器,就无法构成现代计算机。 1、按存取速度和在计算机系统中的地位分类 两大类:内存(主存)和外存(辅存) 内存:CPU可以通过系统总线直接访问的存储器,用以存储计算机当前正在使用的程序或数据。内存要有与CPU尽量匹配的工作速度,容量较小,价格较高。内存由顺序编址的存储单元构成,开始的地址为0;内存一般又由ROM和RAM两部分组成。 ROM-常驻软件(如BIOS)内存区; RAM-其余的内存区。 外存:用来存放相对来说不经常使用的程序或者 数据或者需要长期保存的信息。CPU需要使用这些信息时,必须要通过专门的设备(如磁盘,磁带控制器等)把信息成批的传送至内存来(或相反)――外存只与内存交换信息,而不能被CPU直接访问。外存由顺序编址的 “块”所组成。 外存的容量大(海量存储器),但由于它多数是机-电装置所构成,所以工作速度较慢。 ? 2、按存储介质分类: 半导体存储器; 磁存储器; 光盘存储器(CD-ROM); 3、? 按存取方式分类: 随机存储器(RAM) 只读存储器(ROM) 二、存储器的性能指标 (1)存储容量:容量=字数 x 字长 (2)存取速度:从CPU给出有效的存储器地址到存储器输入或输出有效数据所需要的时间 (3)可靠性 (4)性价比 *存储系统的层次结构: 应用需要:存取速度快、存储容量大、价格/位低。但由于技术的或经济的方面原因,存储器的这些特性往往是相互矛盾、相互制约的。用一种存储器很难同时满足这些要求。 为了发挥各种不同类型存储器的长处,避开其弱点,应该把他们合理地组织起来,这就出现了存储系统层次结构的概念。 金字塔结构: 可将整个存储系统看成三级: 高速缓存 主存(内存) 外存(辅存) 也可看成两个二级系统: ①高速缓存-主存(一级) ②主存-外存(一级) 请注意: 这两个二级存储系统各自的基本功能是不相同的; 前者:提高CPU访问存储器的速度; 后者:弥补主存容量的不足。 另外,这两级存储系统的数据通路和控制方式也不相同: 高速缓存-主存的通路是: 主存-外存的通路是: 5.2 常用存储器芯片 除采用磁、光原理的辅存外,其它存储器主要都是采用半导体存储器 本章介绍采用半导体存储器及其组成主存的方法 5.2.1 半导体存储器的分类 读写存储器RAM 只读存储器ROM 掩膜ROM:信息制作在芯片中,不可更改 PROM:允许一次编程,此后不可更改 EPROM:用紫外光擦除,擦除后可编程;并允许用户多次擦除和编程 EEPROM(E2PROM):采用加电方法在线进行擦除和编程,也可多次擦写 Flash Memory(闪存):能够快速擦写的EEPROM,但只能按块(Block)擦除 5.2.2 半导体存储器芯片的结构 ① 存储体 存储器芯片的主要部分,用来存储信息 ② 地址译码电路 根据输入的地址编码来选中芯片内某个特定的存储单元 ③ 片选和读写控制逻辑 选中存储芯片,控制读写操作 ① 存储体 每个存储单元具有一个唯一的地址,可存储1位(位片结构)或多位(字片结构)二进制数据 存储容量与地址、数据线个数有关: 芯片的存储容量=2M×N =存储单元数×存储单元的位数 M:芯片的地址线根数 N:芯片的数据线根数 ② 地址译码电路 单译码结构 双译码结构 双译码可简化芯片设计 主要采用的译码结构 ③ 片选和读写控制逻辑 片选端CS*或CE* 有效时,可以对该芯片进行读写操作 输出OE* 控制读操作。有效时,芯片内数据输出 该控制端对应系统的读控制线 写WE* 控制写操作。有效时,数据进入芯片中 该控制端对应系统的写控制线 5.2.3 随机存取存储器 静态RAM SRAM 2114 SRAM 6264 1 静态RAM SRAM的基本存储单元是触发器电路 每个基本存储单元存储二进制数一位 许多个基本存储单元形成行列存储矩阵 SRAM芯片6264 存储容量为8K×8 28个引脚: 13根地址线A12~A0 8根数据线D7~D0 片选CS1*、CS2 读写WE*、OE* 2 动态RAM DRAM的基本存储单元是单个场
原创力文档


文档评论(0)