微机原理与接口技术5.pptVIP

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口技术5

每个存储器芯片的地址空间 A19 A18 A17=000时 #1: 04000H~047FFH #2: 04800H~04FFFH #3: 05000H~05700H #4: 05800H~05FFFH A19 A18 A17=001时 #1: 24000H~247FFH #2: 24800H~24FFFH #3: 25000H~25700H #4: 25800H~25FFFH 芯片地址有重叠 疮误舀槐屿怖婴茸挫拄愚怂愿匈仔甫州郎庭叉嗜狱续馒猛玻压淹镁折亨妨微机原理与接口技术5微机原理与接口技术5 举例(4) 要求用4K×8的EPROM芯片2732,8K×8的RAM芯片6264,译码器74LS138构成8K字ROM和8K字RAM的存储器系统。 要求:写出解题步骤和画出系统的电路图。 恰慷刹薛偷固吴绳误囱鲁光哮杖瓷慢褂快鸥季散毁迸剃竖移漆优吾菱谷志微机原理与接口技术5微机原理与接口技术5 解题步骤 存储器芯片数目的确定 进行片内寻址和片间寻址地址线如何分配? 用于片间寻址时,地址线如何译码? 偶地址和奇地址存储体的选择 需要的控制信号的类型及如何与存储器系统中的芯片相连? 画出逻辑电路图 写出各存储器芯片的地址范围 胃苟拣乱齐铀攒是拱萎千涝省瘪匈炒阐验锻骂目嘘仙庐阿搂熟歪厌墙胸厅微机原理与接口技术5微机原理与接口技术5 芯片数目及片内寻址 对ROM芯片2732(4K×8),8K字用__片组成;片内用___根地址线_________ 对RAM芯片6264(8K×8),8K字用__ 片组成;片内用___根地址线_________ A0用来作为奇偶存储体的选择信号,不参与片内寻址! 4 12 A1~A12 A1~A13 2 13 锑窥硝鸿锁晒管偷鹏鸯怠鸥汞仗影蚌锐铂毖精毋惧锻链章西亡雁诞疼蛛乙微机原理与接口技术5微机原理与接口技术5 片间寻址地址线的分配 74LS138的输入端C、B、A分别连接地址线A16~A14,控制端G1、G2A、G2B分别连接M/IO和A17、A18 74LS138译码器输出Y0、Y1完成ROM和RAM芯片的选择 由于ROM和RAM芯片容量不同,ROM为4K×8,需要12根地址线,RAM为8K×8,需要13根地址线;因此A13和Y0输出进行二次译码,来选择两组ROM芯片,这样可以保证存储器地址的连续 藻膳栖发沛鄙深宠啼脑扩躲奥罪墟蝶佯猩靴删剁俊移步产愿壕搭迄敬山戈微机原理与接口技术5微机原理与接口技术5 偶地址和奇地址存储体的选择 A0和BHE分别选择偶地址和奇地址存储体; 若A0=0选中偶地址存储体,即连接到数据总线的低8位;若BHE=0选中奇地址存储体,即连接到数据总线的高8位;若A0和BHE均为0,两个存储体全选中,读/写一个字 千请稗者泊窟贪眼会叙氧擞忘音耸蜀炮漓谢磺案鼎仗蹬寸扎妹轴骏播悉棕微机原理与接口技术5微机原理与接口技术5 字、字节读写逻辑 BHE 0 0 1 1 A0 0 1 0 1 读/写情况 在偶地址读/写一个字 在奇地址读/写一个字节 在偶地址读/写一个字节 无效 叛旦亭孝廊沿蛙枪椅嚣陪堪舒篱付三涸娜饯骚挣脓琶宙领方氦筹蝶痢趣媳微机原理与接口技术5微机原理与接口技术5 奇地址字的读取 BHE 0 1 A0 1 0 数据总线使用情况 先从奇地址读取一个字节,即读取数据总线的高8位(D15~D8),组成字的低位字节 再从相邻的偶地址读取一个字节,即读取数据总线的低8位(D15~D8),组成字的高位字节 橡疾幢疹雁踪毒杉相记笨潭锣幻擒迈疵横遍群夷略碧暑疆根棠低川褪哉傅微机原理与接口技术5微机原理与接口技术5 RAM存储器低8位和高8位的选择 对于第一个RAM芯片6264,由于它有两个片选端CE1和CE2,因此CE1连到74LS138的Y1,CE2连到A0,作为偶地址存储体; 对于第二个RAM芯片6264,CE1直接连到74LS138的Y1,CE2连到BHE,作为奇地址存储体; 邯烹冰耿播胚冶服八彼姥蜂闺汽辈揪抖基阵吓源舆淹鳃渔了拈绣造聘净最微机原理与接口技术5微机原理与接口技术5 ROM存储器低8位和高8位的选择 74LS138与A13的译码输出有两个信号,分别选择两个ROM字存储体; 将A0和BHE再与这两个信号进行二次译码,译出四个信号,分别选择两个字存储体中的低位字节和高位字节。 朔能痈伯兽懦裳隅粉步西夏勒爆家佰梗字蛀草思向冠雌皂茬膏磋镰妇根旬微机原理与接口技术5微机原理与接口技术5 二次译码电路图 图5-17 1#2732芯片 图5-17 2#2732芯片 第229页 CS1和CS3选择的是偶地址存储体 CS2和CS4选择的是奇地址存储体 慎众呕系派商跌俄萝赶潞勒缘讹舞梨萝菇上逸别搁陛刃着邑土嗣娜司代码微机原理与接口技术5微机原理与接口技术5 控制信号的连接 ROM芯片的OE信号连

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档