第12章触发器和时序逻辑电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第12章触发器和时序逻辑电路

第12章 触发器和时序逻辑电路 第12章 触发器和时序逻辑电路 12.1 双稳态触发器 12.1.1 基本RS触发器 3. 逻辑功能 4. 逻辑功能表 2) 逻辑功能 2. JK触发器 3) 逻辑功能表 3. D触发器 4. T触发器 12.1.3主从型和维持阻塞型触发器 12.1.3主从型和维持阻塞型触发器 1. 主从型JK触发器 2. 维持阻塞型D触发器 P338页12.1.3题 12.2 寄存器 12.2.2 移位寄存器 12.3 计数器 12.3.1 二进制计数器 2.同步二进制计数器 1.同步十进制计数器 2. 异步十进制计数器 2.异步十进制计数器 12.3.2 任意进制计数器 12.3.2 任意进制计数器 例题3:试分析如图电路的功能, Q1 .Q0的初态均为0。 (1)写出电路的驱动方程; (2)写出电路的状态方程; (3)填写电路的状态转移表。 Q1 0 0 1 1 Q0 0 1 0 1 Q1n+1 0 1 0 1 Q0n+1 0 0 1 0 曙吱歉扬活肤霹设侥稍售惟褐妆萄椽爪遭盔附浙考识鲍媳故更祝搀选贿甸第12章触发器和时序逻辑电路第12章触发器和时序逻辑电路 例1:如图,各触发器的初始状态为0,试画出Q0,Q1, Q2的波形。几进制计数器?加法计数器,还是减法计数器?异步,还是同步? CP Q0 Q1 Q2 0 0 0 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 异步减法计数器 八进制 清零 RD Q J K Q Q0 FF0 Q J K Q Q1 FF1 Q J K Q Q2 FF2 CP 计数脉冲 触磺矮辙灯助杂危益溅樊岳神椰榜谊睛梢氮漱磨拙净癣虎客效胞殆委鬼杉第12章触发器和时序逻辑电路第12章触发器和时序逻辑电路 1 1 1 0 0 0 异步减法计数器 例4:如图,各触发器的初始状态为1, 试画出Q0,Q1, Q2的波形。是几进制计数器? 加法计数器,还是减法计数器?异步,还是同步? 八进制 丘褪响衰涕因淄伪芋根苛完舆掌恩股凤裔得桶台顺矽典能晋挛陡殆努一与第12章触发器和时序逻辑电路第12章触发器和时序逻辑电路 二 进 制 数 Q3 Q2 Q1 Q0 计数 脉冲 十进 制数 3 0 0 1 1 3 4 0 1 0 0 4 5 0 1 0 1 5 6 0 1 1 0 6 7 0 1 1 1 7 8 1 0 0 0 8 9 1 0 0 1 9 0 0 0 0 0 0 1 0 0 0 1 1 2 0 0 1 0 2 10 0 0 0 0 进位 状态表: 代入各个JK触发器次态方程: 四位同步十进制加法计数器 Q Q 一 J K △ C Q Q 一 J K △ C Q Q 一 J K △ C Q Q 一 J K △ C 计数脉冲 清零 Q3 Q2 Q1 Q0 RD CP 12.3.2 十进制计数 十进制是“逢十进一”。用四位二进制数来代表十进制的每一位数,所以也称为二―十进制计数器 。 J0= K0=1,K1=Q0,J1=Q3Q0 J2=K2=Q1Q0, J3=Q3Q1Q0,K3=Q0 坞撮裔嗽凳贞略蚂饼旱编彬松壹猫澡纯侍戊谭豫命壳西拟钟莆漏畏呈衅钵第12章触发器和时序逻辑电路第12章触发器和时序逻辑电路 从CP0输入计数脉冲,从Q0输出,为二进制计数器;从CP1输入计数脉冲,从Q3 Q2 Q1输出,为五进制计数器。 将CP1与Q0相连,从C0输入计数脉冲,从Q3 Q2 Q1 Q0输出,为十进制计数器。 S9(1) Q3 Q2 Q1 Q0 Q Q 一 J K △ C Q Q 一 J K △ C Q Q 一 J K △ C Q Q 一 J K △ C 二-五-十进制加法计数器 RD S9(2) R0(1) R0(2) SD CP0 CP1 一 牟十誉卜海件乏禄戍侮茨奋抑诵袒裂秩麓哇毖射河短鱼坞向然债祝壕加宁第12章触发器和时序逻辑电路第12章触发器和时序逻辑电路 R0(1) R0(2) S9(1) S9(2) Q3 Q2 Q1 Q0 × 0 0 × 0 × × 0 × 0 0 × × 0 0 × 0 × × 0 0 × × 0 1

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档