微机原理08年复试试题及答微机原理08年复试试题及答案微机原理08年复试试题及答案微机原理08年复试试题及答案.doc

微机原理08年复试试题及答微机原理08年复试试题及答案微机原理08年复试试题及答案微机原理08年复试试题及答案.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理08年复试试题及答微机原理08年复试试题及答案微机原理08年复试试题及答案微机原理08年复试试题及答案

一、填空题(每空1分,共25分) 指令指针IP总是用来保存( )。 微机系统中,数据总线收发器内部的基本逻辑单元是( );地址锁存器内部的基本逻辑单元是( )。 8086 CPU在执行指令SUB [0345H], AX时,共需访问( )次总线。 指令通常包含( )和( )两部分。 若某CPU最多有64GB的实地址寻址能力,则该CPU的地址线数目为( )。 N位带符号二进制数补码可表达的数值范围是( )。 不可屏蔽中断NMI与可屏蔽中断INTR的主要区别是( )。 变量和标号都有( )、( )和( )3种属性。 在冯·诺依曼体系结构的计算机中,CPU执行程序的过程实际上就是周而复始地进行( )、( )、( )三种操作。 若某32位总线的时钟频率为100MHz,每3个时钟完成一次数据传送,则该总线的带宽为( )MByte/s。 设堆栈段寄存器SS的值为2000H,栈顶指针SP的值为0100H。执行指令PUSH SP之后,SP的值为( );物理地址200FEH字节单元的数据为( )。 计算机系统内,实现各插卡之间信号电气互连的总线一般属于( )总线;实现两台及以上计算机互连的总线则通常属于( )总线。 CPU在响应中断时,自动依次将( )、( )、( )的值推入堆栈保存。 将汇编语言的指令翻译为与之一一对应的机器码的过程称为( )。 某总线写时序如下图所示,则该总线的握手协议属于( )。 二、简答(每小题5分,共25分) 相对于存储器与I/O统一编址的微机系统而言,独立编址的系统为何较复杂? 下图所示为串行异步通信中传送某字符的TTL波形 起 始 位 D D3 D4 D5 D6 D7 校停 止 位 D D1 验 位 字符值采用校验下程序段中,① 变量的段内偏移量是多少?② 执行完指令后,AX的值是多少? 存器BL和CL中AX中。请将空处补充完整。 MOV AX,0 MOV CH, ① T1: ADD AL,BL ② LOOP T1 阅读下面的程序段 XOR AX, AX MOV DS, AX MOV DI, 0024H MOV AX, 1234H MOV [DI], AX MOV AX, 5678H MOV [DI+2], AX 回答:① 该程序段完成了什么功能?② 程序段中的“24H”、“1234H”和“5678H”三个数据分 MOV AL,56H OUT 43H,AL ;控制端口地址43H MOV AL,200 OUT 41H,AL 请问:① 该程序段完成了什么初始化设置?② 当相应通道的CLK引脚外接1MHz时钟、GATE引脚Vcc时,可从OUT引脚获得什么信号? 四参考答案 一、填空题(每题1分,共25分) 下一条即将执行的指令的地址 双向三态门;D触发器 4 (答案无顺序)操作码;操作数 36 -2N-1 ~ +2N-1-1 NMI不受控于IF标志 段基址;段内偏移量;类型 取指令;指令译码;执行指令 133 00FEH;00H 系统总线(或系统内总线);外总线(或系统外总线) 标志寄存器;CS;IP 汇编 同步式协议 二、简答题(每小题5分,共25分) 在I/O独立编址的系统中,由于存在存储器、I/O端口两个地址空间,而地址总线仅有1套,因此需要额外的控制信号用以标识当前的访问是针对哪个空间的,例如8086 CPU的信号;为了在相应的指令执行时发出该控制信号,还必须有两套不同指令,以分别完成对存储器和I/O的访问,例如8086 CPU使用IN、OUT访问I/O。而对统一编址的系统,可以仅靠不同的地址范围来区分访问对象,不必专门设计控制信号和单独的指令。故因I/O独立编址的系统较复杂。 传送的字符值为采用校验 微机系统存储体系结构示意图如下: 数据缓冲/锁存的作用是为了保证速度不同的外设可与总线进行可靠的数据传输,同时确保各I/O端口可根据需要与总线接通/挂断,即保证总线的共享性。在这样的机制下,对于输入信息,仅当被选通的端口数据有效时,输入缓冲器中的三态门才打开,外部数据可送至系统数

您可能关注的文档

文档评论(0)

cxiongxchunj + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档