verilog编程规范.pptVIP

  • 5
  • 0
  • 约5.97千字
  • 约 25页
  • 2017-02-28 发布于湖北
  • 举报
版板所有 ? 广州周立功单片机发展有限公司 2007 版板所有 ? 广州周立功单片机发展有限公司 2007 作 者: 日 期:2008-7-2 1. 良好的编程风格有利于减少消耗的硬件资源,提高设计的工作频率。 2. 提高系统的可移植性和可维护性。 3. 程序的格式化能体现程序员的基本素质和整个团队的风貌。 简介 规范的重要性: 命名规则 注释 代码格式 命名规则 注释 代码格式 用于命名的字符集为:字母A~Z和a~z, 数字0~9以及下划线组成。 例如: data_bus data_width clk48M 48M_clk data__bus data*bus 命名字符集 名称不能以数字开头 数据总线 48M时钟信号 数据位宽 不能连续使用下划线 不能包含非字母符号* 使用有意义的名字,以利于望文生义 参数(parameter)、常量(constant)和块标号(block label)名必须一致采用大写;而信号,变量和结构名(construct)以及实例标号(instance)必须一致采用小写。有利于在仿真时,区分不变和变化的 数据。 大小写规则 module display_led( clk_48M, //时钟 ledout //LED输出 ); input clk_48M; //48M系统时钟 output [7:0] ledout; //LED输出控制 reg [22:0] count; //计数器 reg [7:0] led_reg; //LED输出缓存区 wire led_clk; //LED显示时钟控制 parameter COUNTER=100; assign led_clk = count[22]; //LED显示时间控制 模块标号小写 变量小写 常量大写 在不区分大小写的情况下,名字必须唯一。例如,名字state和State不能同时出现在同一设计中,这是因为有的EDA工具不区分大小写。 名字必须唯一 module casestatement ( a, State, state, dout ); input a; input State; input [2:0] state; output dout; reg dout; parameter STATE = 3bx11; always @(a or b or state) case(state State) 3b001: dout=ab; 3b010: dout=a|b; endcase endmodule 输入信号 参数 输入信号 不同类型的信号命名习惯 如果一个名字由多个字组成,则使用下划线连接,用以增加名字的可读性。为了使信号的

文档评论(0)

1亿VIP精品文档

相关文档