第8章信号的产生.ppt.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第8章信号的产生.ppt

第8章 信号的产生 8.1 信号源概述 信号源的作用和组成 信号源的分类 正弦信号源的性能指标 8.1.1 信号源在电子测量中的作用和组成 2. 信号源的组成 8.1.2 信号源的分类 1. 按频率范围 大致可分为六类: ? 超低频信号发生器 0.0001Hz~1000Hz; ? 低频信号发生器 1Hz~1MHz; ? 视频信号发生器 20Hz~10MHz; ? 高频信号发生器 200KHz~30MHz; ? 甚高频信号发生器 30KHz~300MHz; ? 超高频信号发生器 300MHz以上。 2. 按输出波形,大致可分为: ? 正弦波形发生器; ? 脉冲信号发生器; ? 函数信号发生器; ? 噪声信号发生器。 8.2 .1正弦、函数发生器 1. ?低频信号发生器 低频信号发生器频率范围一般为20Hz~20KHz,故又称音频信号发生器 2. ?高频信号发生器 高频信号发生器输出频率范围一般在300KHz~1GHz,大多数具有调幅,调频及脉冲调制等功能 8.2.2 脉冲信号发生器 常见的脉冲信号有矩形、锯齿形、阶梯形、钟形和数字编码序列等 : 8.2.2 通用脉冲发生器 通用脉冲发生器能够满足一般测试的要求,能够调节脉冲重复频率、脉冲宽度、输出幅度及极性等。 函数发生器的性能和组成 函数发生器能输出方波,三角波,锯齿波,正弦波等波形,具有较宽的频率范围(0.1Hz~几十MHz)及较稳定的频率。 8.3 锁相频率合成信号的产生 频率合成原理 频率的代数运算是通过倍频、分频及混频技术来实现。 2. 频率合成分类及特点 ⑴直接频率合成 通过频率的混频、倍频和分频等方法来产生一系列频率信号并用窄带滤波器选出,下图是其实现原理。 ⑵锁相式频率合成 一种间接式的频率合成技术。它利用锁相环(PLL)把压控振荡器(VCO)的输出频率锁定在基准频率上. 优点:易于集成化,体积小,结构简单,功耗低,价格低等优点。 缺点:频率切换时间相对较长,相位噪声较大。 3. 频率合成技术的发展 各种频率合成方式的综合: 直接式、间接(锁相环)式和直接数字式频率合成技术都有其优缺点 ,单独使用任何一种方法,很难满足要求。因此可将这几种方法综合应用,特别是DDS与PLL的结合,可以实现快捷变,小步进及较高的频率上限。 8.3.2 锁相环(PLL)的基本概念 1. 锁相环基本工作原理及性能 锁相环是一个相位环负反馈控制系统。该环路由鉴相器(PD)、环路滤波器(LPF)、电压控制振荡器(VCO)及基准晶体振荡器等部分组成 。 锁相环的主要性能指标: 同步带宽 :锁定条件下输入频率所允许的最大变化范围 捕捉带宽 :环路最终能够自行进入锁定状态的最大允许的频差 环路带宽 : 锁相环的频率特性具有低通滤波器的传输特性,其高频截止频率称为环路带宽。 2. 锁相环的基本形式 ⑴倍频式锁相环 倍频环实现对输入频率进行乘法运算,主要有两种形式:谐波倍频环和数字倍频环。数字倍频环在反馈回路加入数字分频器,锁相环路锁定时,f0=Nfi . ⑵分频式锁相环 分频环实现对输入频率的除法运算,与倍频环相似,也有两种基本形式。 ⑶混频式锁相环 混频环实现对频率的加减运算 3.多环合成单元 单环合成单元存在频率点数目较少,频率分辨率不高等缺点,所以一个合成式信号源都是由多环合成单元组成 8.4 直接数字合成技术 1 DDS组成原理 直接数字合成(Direct Digital Synthesis)的基本原理是基于取样技术和计算技术,通过数字合成来生成频率和相位对于固定的参考频率可调的信号。 2 相位累加器原理 当改变地址计数器计数步进值(即以值M来进行累加),同样可以改变每周期采样点数,从而实现输出频率的改变 。 3.DDS性能: 1. 频率合成器的频率分辨力是: 2. 设相位累加器位数为N,频率控制字为M,参考时钟频率为fc,则DDS输出频率为: 8.4.2 DDS频率合成信号源 1 单片集成化的DDS信号源 2 基于可编程芯片的DDS频率合成信号源 单片集成的DDS芯片合成信号波形的种类较少,灵活性较差,不便于任意波发生器等场合的应用。基于可编程芯片实现的DDS信号合成可具有更大的灵活性。 Verilog HDL设计顶层文件 3 DSS/PLL组合的频率合成信号源 DDS与PLL组合的合成信号源可以有多种形式,下图是一种环外混频式DDS/PLL频率合成的原理。 8.5 合成信号源简介 任意波发生器(Aibitray Wave Gene

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档