- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二十一讲时间测量方法5_1课件.ppt
* 该电路的思路是在两个相邻通道测量同一个脉冲经过不同路径的时间差,每次校准需两个步骤,两个步骤的时间差之差为一个时钟周期,只要保证时钟精准,我们可以通过这个电路准确推算内插延迟链的延迟,即TDC的最高分辨率,完成校准工作。 中国科学技术大学 快电子实验室 刘树彬? 中国科学技术大学 快电子实验室 刘树彬? 近代信息处理(第二十一讲) ——时间测量方法(5) 刘树彬 2011.05.09 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * Supported by the National Natural Science Foundation of China (No. Base on the principle of time interpolation using the dedicated resources of FPGA Patented in 2009 A series of evaluation boards have been developed With different types of FPGAs Vitrtex II/IV, Spartan (XILINX) ACEX, Cyclone (ALTERA) The recent development: 50 ps in LSB (RMS 25 ps) The more effort of On-Chip Processing aims to improve the res. (~10ps) The functions of self-test, temperature compensation and trigger-matching are provided Has been adopted as the time measurement method in several fields Secure Quantum Key Distribution at Space Scale The research on core technology for Lunar Exploration of China High resolution TDC based on FPGA 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * lunar probe Change-3 2009年,通过校准、非线性修正等实现RMS25ps的精度 目前,在同水平芯片上,已实现好于10ps精度…… 2006年,已在FPGA中实现好于100ps的测量精度 IEEE TNS, VOL.53, NO.1(2006), 236-241 IEEE TNS, VOL.57, NO.2(2010), 446-450 基于FPGA的高精度TDC设计 2011-05-09 * 在FPGA中实现高精度TDC的手段探讨 利用游标尺型时间内插 双延迟链游标尺(起停型) 双刻度游标尺(时间戳型) 利用延迟线抽头时间内插 时钟相位延迟内插 输入信号延迟内插 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 利用游标尺时间内插中实现的200ps TDC——(IEEE TRANSACTIONS ON INSTRUMENTATION AND MEASUREMENT, VOL. 46, NO. 1, FEBRUARY 1997) QuickLogic FPGA 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 利用延迟线抽头内插实现高精度 TDC IN CLK XILINX/ALTERA FPGA 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 专用进位连线资源 ALTERA FPGA 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 延迟线抽头内插型TDC框图(1) 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 基于VME的FPGA TDC验证插件 Altera Xilinx 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * NIM通用时间测量插件 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 通用时间测量插件FPGA逻辑 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 时间内插在Altera FPGA实现的底层视图 ACEX 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 时间内插在Altera FPGA实现的底层视图 CYCLONE 2011-05-09 中国科学技术大学 快电子实验室 刘树彬? * 时间内插在Xilinx FPGA实现的底层视图 ACEX * Xilinx
文档评论(0)