3、逻辑门电路选读.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字集成电路简介 CMOS逻辑集成电路:内部电路主要有NMOS管、PMOS管组成,功耗低,抗干扰能力强。 CMOS产品 4000系列、4000B系列:早期产品,工作速度较慢,电源电压范围较宽3~18伏,最大20伏。 74HC系列:比4000B系列工作速度快,带负载能力强,电源电压范围2~6伏,最大7伏。 74HCT系列:比4000B系列工作速度快,带负载能力强,电源电压范围4.5~5.5伏,最大7伏。与TTL兼容,可与TTL器件交换使用。 74VHC系列:工作速度可达74HC系列的2倍。 74VHCT系列:工作速度可达74HCT系列的2倍。 74LVC系列:电源电压范围1.2~3.6伏,最大6.5伏。 74AUC系列:电源电压范围0.8~2.7伏,最大3.6伏。 逻辑电路的一般特性 1、输入和输出的高低电平 1.7 3.1 4.9 4.9 输出高电平的下限值VoH(min)/V 0.2 0.2 0.1 0.1 输出低电平的上限值VoL(max)/V 1.2 2.0 2.0 3.5 输入高电平的下限值VIH(min)/V 0.63 0.8 0.8 1.5 输入低电平的上限值VIL(max)/V 74AUC (VDD=1.8V) 74LVC (VDD=3.3V) 74HCT (VDD=5V) 74HC (VDD=5V) 类型 参数/单位 几种CMOS系列电路的输入和输出电压 2、噪声容限:表示门电路的抗干扰能力 1 1 驱动门G1 负载门G2 前一级驱动门电路的输出就是后一级负载门电路的输入 1输出 1输入 0输出 0输入 VOH(min) VNH VIH(min) VOL(max) VIL(max) VNL 0 0 +VDD +VDD 高电平噪声容限:VNH=VOH(min)-VIH(min) 低电平噪声容限:VNL=VIL(max)-VOL(max) 如74HC系列CMOS在电源5伏时:VNH=4.9-3.5=1.4V 如74HC系列CMOS在电源5伏时:VNL=1.5-0.1=1.4V 3、传输延迟时间 tPHL tPLH 50% 50% 50% 50% 表明输出波形相对于输入波形延迟了多长时间 4、功耗:有静态功耗和动态功耗之分 (1)静态功耗:当电路的输出没有状态转换时的功耗。 (2)动态功耗:电路在输出发生状态转换时的功耗。其计算公式为: PD=(CPD+CL)V 2DD f 式中:CPD—功耗电容;CL—负载电容;VDD—供电电源;f—输出信号的转换频率。 5、延时—功耗积: D=tpd PD 式中:PD为门电路的功耗; 6、扇入数:门电路输入端的个数。 7、扇出数:所能带同类门电路的最大数目。 CMOS反相器 (1)uA=0V时,TN截止,TP导通。输出电压uY=VDD=10V。 (2)uA=10V时,TN导通,TP截止。输出电压uY=0V。 CMOS与非门 ①A、B当中有一个或全为低电平时,TN1、TN2中有一个或全部截止,TP1、TP2中有一个或全部导通,输出Y为高电平。 ②只有当输入A、B全为高电平时,TN1和TN2才会都导通,TP1和TP2才会都截止,输出Y才会为低电平。 CMOS或非门 ①只要输入A、B当中有一个或全为高电平,TP1、TP2中有一个或全部截止,TN1、TN2中有一个或全部导通,输出Y为低电平。 ②只有当A、B全为低电平时,TP1和TP2才会都导通,TN1和TN2才会都截止,输出Y才会为高电平。 CMOS异或门电路 0 0 0 1 X 0 通 通 止 通 止 止 11 1 止 通 止 通 止 通 10 1 通 止 止 通 通 止 01 0 止 止 通 止 通 通 00 L TN5 TN4 TN3 TP5 TP4 TP3 AB 或非门 CMOS漏极开路门(OD门) 问题引出:普通CMOS门输出端不能直接相连,否则可能形成较大电流I而损坏器件,即不能实现“线与”逻辑。 A B L VDD VDD 1 0 1 0 I OD与非门 逻辑符号 OD门使用时必须外接上拉电阻R A B L VDD R 利用OD门实现线与逻辑 L C D Y A B X R VDD L R VDD A B C D 上拉电阻R对OD门动态性能的影响 A B VDD R L CL A B VDD R L CL R越小,充电时间常数小,开关速度快,但不能任意减小R,它必须保证输出电流不能超过允许的最大值 上拉电阻的计算 情况1:当任何一个或几个OD门导通时,输出将为低电平。为确保在最不利情况下所有负载电流全部流入唯一的一个导通门时,输出低电平仍低于规定值。 VOL(max) vDD R n个驱动门 m个负载

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档