西南交大数字电子技术第3章范例.ppt

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2. 8-1 MUX74151的功能 表达式: 3.8-1 MUX 74151符号与引脚排列 例1:用8-1选择器74151实现下面的函数 解: 令74151的通道选择信号S2、S1、S0分别接A、B、C,数据输入端D0、D1、D2、D4接低电平“0”,D3、D5、D6、D7接高电平“1”,即可实现电路。 实现电路如下: 例2:设计一个输血-受血判别电路,当输血者和受血者的血型符合下列规则时,配型成功,受血者可接受输血者提供的血液。(1)A型血可以输给A型或AB型血的人;(2)B型血可以输给B或AB型血的人; (3)AB型血只能输给AB型血的人; (4)O型血可以输给A、B、AB或O型血的人。 解:配型是否成功用Y表示,1—成功 输血者的血型用X1、X2表示; 受血者的血型用X3、X4表示; 四种血型的编码如表: 二、译码器 1.译码器定义和功能 译码:将具有特定含义的输入代码转换成相应的输出信号。 译码器:实现译码功能的逻辑电路,译码器主要有二进制、 二~十进制等。 2.3-8译码器功能表 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H X × H H H H H H H H × × × × H × A2 E3 输 出 输 入 A1 A0 3.8-1 译码器74138符号与引脚排列 例:用一片74HC138实现函数 解:首先将函数式变换为最小项之和的形式 在译码器的输出端加一个与非门,即可实现给定的组合逻辑函数. 三、编码器 1.编码器定义和功能 2. 集成电路编码器CD4532 输 入 输 出 EI I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 GS EO L × × × × × × × × L L L L L H L L L L L L L L L L L L H H H × × × × × × × H H H H L H L H × × × × × × H H L H L H L L H × × × × × H L H H L H L L L H × × × × H L L H L H L L L L H × × × L H H H L H L L L L L H × × L H L H L H L L L L L L H × L L H H L H L L L L L L L H L L L H L 3. 集成电路编码器CD4532功能表 四、加法器 1. 半加器 2.全加器 表达式: Si ( A i,B i,C i-1 ) = ∑m(1,2,4,7) = A i⊕B i⊕C i-1 Ci ( A i,B i,C i-1 ) = ∑m(3,5,6,7) = A i B i +(A i+Bi)C i-1 3.4位二进制加法器7483/74283 1.一位二进制比较 五、数值比较器器 2.4位二进制比较7485 例1:4位数的比较----注意使能端的接法 例2:8位数的比较 3.5 竞争与冒险 1.概念 2.判断方法 3.消除方法 增加冗余项、电容滤波等 小 结 ?组合逻辑电路的分析 ?组合逻辑电路的设计 ?组合逻辑集成电路 ③ ④ 逻辑图  逻辑表达式   最简表达式  真值表  确定功能 ② ① 逻辑图 ③ ② ① ④ 实际逻 辑问题 真值表 逻辑表达式 最简(或最 合理)表达式 编码器、译码器、数据选择器、数值比较器、加法电路 THANKS 西南交通大学微电子研究所 Institute of Microelectronics SWJTU 第3章 组合逻辑电路 数字电子技术基础 第3章 组合逻辑电路 数字电子技术基础 第3章 组合逻辑电路 3.1 基本概念 3.2 组合电路分析 3.3 组合电路设计 3.4 组合逻辑模块 3.5 竞争与冒险 小结 3.1 基本概念 数字组合逻辑电路是输入、输出之间无反馈延迟,电路中不含记忆单元,可以用逻辑代数来表示的门电路,对组合电路的分析和设计是使用此类电路的基

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档