网站大量收购闲置独家精品文档,联系QQ:2885784924

微机原理第二单元范例.ppt

  1. 1、本文档共91页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章 微处理器与系统结构 2.1 微处理器主要性能指标 2.2 8086/8088微处理器 2.3 8086系统的组成 2.4 存储器组织 2.5 8086总线时序 第 二 章 学 习 要 点 重点掌握内容: 1.微处理器的基本结构。 了解内容: 1.Intel 8088微处理器与Intel 8086微处理器的不同之处。 2.Intel 8086微处理器在最大工作模式下的典型总线操作和时序。 3.高档微处理器的体系结构与特点。 2.1 微处理器主要性能指标 主频:即微处理器时钟频率。如Pentium4 2GHz 同系列的微处理器,主频越高,速度越快。 但主频相同的微处理器,速度不一定都相同,因结构有差异 外频:微处理器外部总线工作频率。如Pentium4 2GHz的外频为400MHz 地址线宽度:决定访存空间。如36位地址线访问236=64GB存储单元 数据线宽度:决定微处理器与外部存储器、输入/输出部件之间一次交换的二进制数据位数。如8、16、32、64位。 微处理器主要性能指标 内置协处理器:加快数值运算 超标量结构:一个时钟周期内执行一条以上的指令。 低标量结构:一条指令至少需要一个以上的时钟周期 工作电压:微处理器正常工作所需要的电压,早期为5V,后来有3.3V,2.8V,1.5V等。 制造工艺:晶体管之间的最小线距, 0.35?m, 0.25?m, 0.18?m, 0.13?m等 微处理器 微处理器类型(Intel) 4004:4位 8085/8088:8位 8086、80286:16位 80386、80486、80586:32位 Pentium、Pentium PRO、Pentium II、 Pentium III、Pentium 4:32/64位 2.2 8086/8088微处理器 INTEL78年推出(79年推出8088 ) 4万多个晶体管(8088为2.9万个晶体管) 时钟频率4.77MHZ 数据线16位(8088的数据线8位) 地址线20位 40脚DIP封装 81年推出Personal Computer(个人计算机、微机) 2.2.1 有关微处理器的一些概念 一、微处理器的基本结构 组成:算术逻辑部件、控制器、寄存器阵列、总线及总线缓冲器。 算术逻辑部件ALU:用硬件实现算术运算、移位、布尔运算等基本运算功能。 控制器:逐一取出指令、分析指令、执行指令。 指令部件:程序计数、指令寄存、指令译码; 时序部件:产生操作序列的定时信号; 微操作控制部件:根据指令产生控制信号。 总线及总线缓冲器 按照总线所连接的对象,有4级总线: 片内总线:连接CPU内的各个电路部分。 片间总线:指主板上各芯片之间的总线,用于连接CPU与主板上的其他芯片。按总线中各信号线功能的不同,又分为地址总线、数据总线和控制总线,即所谓的三总线。 (系统)内总线:指主板与I/O扩展板之间的总线,一般都遵循一定的标准,如目前多采用的ISA标准、EISA标准和PCI标准等。 外总线:指微机与其他设备、系统之间的总线,一般也遵循一定的标准,习惯上又称为接口,如串行接口、并行接口、USB接口等。 总线缓冲器:如地址锁存器、数据缓冲器、总线收/发器等。 寄存器阵列——用于存放临时数据和地址。数目多少不定,因处理器而异。 累加器:数据运算的场所。其长度即微机的字长。 通用数据寄存器:存放运算数据或结果;存放数据的地址指针。 堆栈指针:专门指示堆栈的栈顶,辅助完成堆栈操作。 程序计数器(指令指针):指向将要执行的下一条指令,实现顺序执行。 指令寄存器:即指令队列,暂存预取指令的代码,直至完成译码。 标志寄存器:记录当前执行结果的各种状态。 2.2.2 8086CPU功能结构图 1.执行部件EU 执行部件中包含一个16位的算术逻辑单元(ALU),8个16位的通用寄存器,一个16位的状态标志寄存器,一个数据暂存寄存器和执行部件的控制电路。 功能:从BIU的指令队列中取出指令代码,经指令译码器译码后执行指令所规定的全部功能。执行指令所得结果或执行指令所需的数据,都由EU向BIU发出命令,对存储器或I/O接口进行读/写操作。 2.总线接口部件BIU 总线接口部件BIU内部设有四个16位段地址寄存器:代码段寄存器CS、数据段寄存器DS、堆栈段寄存器SS和附加段寄存器ES,一个16位指令指针寄存器IP,一个6字节指令队列缓冲器,20位地址加法器和总线控制电路。 主要功能:根据执行部件EU的请求,负责完成CPU与存储器或I/O设备之间的数据传送。 一、8086执行部件EU 组成:算术逻辑部件、控

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档