- 303
- 0
- 约7.6千字
- 约 53页
- 2017-04-10 发布于湖北
- 举报
第10章?并行接口芯片8255A应用设计
并行接口概述
8255A的引脚功能及特点
8255A的原理结构及工作原理
8255A的控制字及工作方式
8255A与系统总线的接口方法
8255A的应用设计
一、并行接口应有的基本功能
① 具有一个或多个数据I/O寄存器和缓冲器
(也称为端口寄存器)。
② 具有与CPU和外设进行联络控制的功能。
③ 能够以中断的方式与CPU进行联络。
④ 可以有多种工作方式,且可编程进行选择。
10.1 并行接口概述
二、并行接口的作用
①外设将数据放在外部数据总线上,并向接口发出
“数据准备好”信号。
②接口将数据锁存在寄存器中,并向外设发出“数据输入响应”,同时向CPU发出“准备就绪”信号,或者发出一个数据输入的中断请求。
③ 外设收到“数据输入响应”信号,撤销数据及“数据准备好”信号。
④ CPU从接口中读取数据,并给接口发出“回执”,接口依此撤销“准备就绪”信号,并向外设发出“接收准备好”信号。
① 接口向CPU发“准备就绪”信号,或者发一个数据输出的中断请求,表示接口已做好接收数据的准备。
② CPU输出数据至端口寄存器,接口清除“准备就绪”信号。
③ 接口将数据放至外部数据总线上,并向外设发出“数据准备好”信号。
④ 外设取走数据,并发出“数据输出响应”信号。
⑤ 接口撤销数据和“数据准备好”信号,同时向CPU再
原创力文档

文档评论(0)