简易数字信号传输性能分析仪论文[F010].docVIP

简易数字信号传输性能分析仪论文[F010].doc

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简易数字信号传输性能分析仪(E题) 摘要: 随着通信技术与计算机技术的飞速发展,数字传输得到了越来越广泛的应用,随之而来的的面向该类通信设备检测的通信测试仪需求呈高速态势,但是一般的数字信号传输分析仪一般较为复杂,价格也相对比较昂贵,因此本文提出基于FPGA和ARM相结合的一种简易数字信号传输性能分析仪,利用FPGA高速的特点,产生数字信号和高频的伪随机噪声,经过滤波器模拟传输信道,最后通过示波器显示出眼图,根据眼图特征,直观地估价系统的码间干扰和噪声的影响。 关键字:数字信号 分析仪 传输性能 FPGA ARM Simple digital signal transmission performance analyzer Abstract: Along with the communication technology and the rapid development of computer technology, digital transmission have been applied more and more, and the face of this kind of communication equipment testing of a high-speed situation needs communication tester, but the general digital signal transfers analyzer general is relatively complex, the price also relatively expensive, so this paper put forward based on FPGA and ARM combination of a kind of simple digital signal transmission performance analyzer, give priority to with FPGA corresponding m series output signal, ARM control and display primarily, designed to achieve the basic digital signal transmission performance analyzer. Key word: digital signal analyzer transmission performance FPGA ARM 一.总体方案比较与选择 1.1信号发生器: 方案1:采用模拟的移位寄存器进行信号的发生,本身m序列就可以用移位寄存器产生,输出速度完全可以用单片机来控制,但是要产生10Mbps的噪声比较困难,而且10M速度移位寄存器在输出速度控制在10M比较困难,模拟电路也相对复杂,比较难实现。 方案2:采用ARM作为数字信号发生装置,由于ARM的速度比较快,产生100kbps的数据流是完全可以达到的。我们采用的是crotex-M3的ARM控制器,最高时钟可达到72M,但是实际检测的时候,速度最大只能达到几兆左右。因此要产生10Mbps的噪声信号比较困难。而且明显在这个方面FPGA比ARM有更大的优势。 方案3:采用FPGA进行大部分处理,由于FPGA的处理速度由外部晶振决定,所以FPGA的速度可以达到很快,做信号发生器和噪声信号发生器比起ARM来说就简单多了,而且ARM可以用来做眼图的显示,这样就可以充分利用各自模块的优点组合出我们想要电路了。 综上所述,我们采用FPGA产生m序列信号和10Mbps的伪随机信号。 1.2低通滤波器: 方案一:MFB拓扑: 图1-1 如图1-1所示,MFB拓扑(也称无限增益拓扑或Rauch拓扑),这种结构对对元件值改变的敏感度较低,因此较为常用,但是由于敏感度较低,因此想要得到较准确的截止频率比较麻烦。 方案二:Sallen-key拓扑: 图1-2 如图1-2所示,此结构为Sallen-key结构,此结构的优点为:1)增益较为精确;2)滤波性能稳定;3) 综上比较,我们采用Sallen-key结构,构成5阶的切比雪夫滤波器,如图1-3所示。 图1-3 1.3眼图显示方法: 方案一:采用示波器显示,此种方法简单,且可以作为自制显示装置的参考,判别自制显示器显示的正确性。 方案二:采用自制的显示装置,用240*320彩屏显示,但对数字信号采样频率应该是数据率的10倍,若是对100kbps的数据率采样,则应该要1M的采样率,对单片机的速度和AD模数转换器的速度都有很高的要求。 综上所述,我们采用了示波器显示。 二.理

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档