第6章门电路与组合逻辑电路导论.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电工学 第6章 门电路与组合逻辑电路 重点:组合逻辑电路的设计 难点:逻辑函数的化简 (一)门电路(理解) (二)逻辑代数(掌握) (三)组合逻辑电路(掌握) 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第5章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第5章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 1. 用与非门构成基本门电路 1. 用与非门构成基本门电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 第6章 门电路与组合逻辑电路 (2) 卡诺图 (a) 根据状态表画出卡诺图 如: 将输出变量为1的填入对应的小方格,为0的可不填。 ( 2) 卡诺图 (b) 根据逻辑式画出卡诺图 将逻辑式中的最小项分别用1填入对应的小方格。如果逻辑式中最小项不全,可不填。 如: 注意:如果逻辑式不是由最小项构成,一般应先化为最小项。 解:① (a) 将取值为 1 的相邻小方格圈成圈。 (b) 所圈取值为 1 的相邻小方格的个数应为2n (n = 0, 1, 2…)。 ( 3) 应用卡诺图化简逻辑函数 例1. 将 用卡诺图表示并化简。 步骤 1. 卡诺图 2. 合并最小项 3. 写出最简与或逻辑式 (3) 应用卡诺图化简逻辑函数 解: 三个圈最小项分别为 ?合并最小项 ?写出简化逻辑式 卡诺图化简法:保留一个圈内最小项的相同变量,而消去相反变量。 00 A BC 1 0 01 11 10 1 1 1 1 解: 写出简化逻辑式 多余 例2. 应用卡诺图化简逻辑函数 练习题1:某一组合逻辑电路如图所示,试分析其逻辑功能。 解:(1) 由逻辑图写逻辑表达式,并化简 (2) 由逻辑式列出逻辑状态表 (3) 分析逻辑功能 只当A、B、C 全为 0 或全为 1 时,输出 Y 才为 1,否则为 0 。故该电路为判一致电路,可用于判断三输入端的状态是否一致。 练习题2 有 3 个输入变量 A、B、C ,当输入端 有偶数个 1 时, 给出指示信号,试用与非门实现。 A B C 0 0 0 1 0 1 1 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Y (1) 逻辑定义 (2) 列逻辑状态表 Y 表示: “指示信号” Y = 1 表示: “有偶数个 1 ” Y = 0 表示: “有奇数个 1 ” 三态门的输出: 高电平、低电平、高阻状态(禁止状态) 3. 三态输出与非门 ( 三态门 )

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档