- 1、本文档共26页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5.4 常用电路VHDL描述 5.4.1 D触发器 ARCHITECTURE bhv OF DFFl 1S BEGIN PROCESS(CLK) BEGIN IF CLK’EVENT AND CLK=‘1’THEN Q=D; END IF; END PROCESS; END bhv; IF语句的完整格式为:IF- THEN- ELSE- END IF。通常,完整的条件语句只能构成组合逻辑电路。 VHDL利用不完整的条件语句的描述引进寄存器元件,从而构成时序电路的方式是VHDL描述时序电路最重要的途径。 注意在利用条件语句进行纯组合电路设计时,要充分考虑电路中所有可能出现的问题,当没有列全所有的条件及其对应的处理方法,会导致不完整的条件语句的描述,从而产生设计者不希望的时序电路。 【例5-17】与门的错误描述:如果输入A、B同时为1,输出C就为1。 LIBRARY ieee; USE ieee.std_logic_1164.ALL; ENTITY and2 IS PORT (a , b : IN std_logic; c : OUT std_logic); END and2; ARCHITECTURE behave OF and2 IS BEGIN PROCESS(a , b) BEGIN IF (a=‘1’AND b=‘1’) THEN c<=‘1’; END IF; END PROCESS; END behave; 【例5-18】1位数据比较器的错误描述。 ENTITY COMP_BAD IS PORT( a1 : IN BIT; b1 : IN BIT; Q1 : OUT BIT ); END COMP_BAD; ARCHITECTURE One OF COMP_BAD IS BEGIH PROCESS (al,b1) BEGIN IF a1bl THRN ql=’1’; ELSIF albl THEN ql=’0’; END IF; END PROCESS ; END One; 5.4.2 加法器 【例5-20】8位二进制全加器 ARCHITECTURE behave OF adder8 IS SIGNAL halfadd, fulladd : std_logic_vector (8 DOWNTO 0); BEGIN halfadd<=data 1+ data 2; fulladd<=halfadd WHEN ci =‘0 ’ ELSE halfadd+1; result<=fulladd (7 DOWNTO 0); co<=fulladd(8); END behave; 5.4.3 译码器 【例5-21】HEX-七段LED码译码器。 ARCHITECTURE BODY OF HEXLED IS BEGIN PROCESS(HEX) BEGIN CASE HEX IS WHEN 0000 = led= 0111111; WHEN 0001 = led= 0000110; WHEN 0010 = led= 1011011; WHEN 0011 = led= 1001111; WHEN 0100 = led= 1100110; WHEN 0101 = led= 1101101; WHEN 0110 = led= 1111101; WHEN 0111 = led= 0000111; WHEN 1000 = led= 1111111; WHEN 1001 = led= 1101111; WHEN 1010 = led= 1110111; WHEN 1011 = led= 1111100; WHEN 1100 = led= 0111001; WHEN 1101 = led= 1011110; WHEN 1110 = led= 1111001; WHEN 1111 = led= 1110001; WHEN OTHERS = NULL; END CASE; END PROCESS; END BODY; 5.4.4 编码
您可能关注的文档
最近下载
- 统编版高中历史选择性必修1第六单元 基层治理与社会保障 综合检测试卷(含答案解析).docx VIP
- 公务员管理有关业务流程图.pdf VIP
- GB50045-95高层民用建筑设计防火规范97年版.pdf VIP
- 《建筑结构平法识图》课程标准.doc VIP
- 《税法》课程思政说课.pdf VIP
- 2025款比亚迪秦PLUS DM-i智驾版_用户手册驾驶指南车主车辆说明书电子版.pdf VIP
- 易飞ERP操作手册.pdf VIP
- 统编版高中历史选择性必修1第五单元 货币与赋税制度 综合检测试卷(含答案解析).docx VIP
- 网络安全等级保护(等保2.0)3级建设内容设计方案 .pdf VIP
- 不动产登记代理人《不动产权利理论与方法》题库(含答案).docx VIP
文档评论(0)