- 1、本文档共65页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * 本章巩固 1、TTL与非门电路中二极管的作用是: 2、TTL与非门的开门电平是: ,关门电平是: 阈值电平是: 3、输入端的个数叫: 输出端带同类门的个数叫: 4、TTL与非门输出端为高电平时,电流方向: ;而低电平时,则为: 5、TTL与非门不能实现线与( );而OC门则可以实现线与( ) 6、TTL门最大优点是( );而MOS门则为( )。 7、三态门的三态指的是 、 和 。 防止负脉冲干扰,保护输入级 1.8V 0.8V 1.4V 扇入系数 扇出系数 拉出 灌入 ? ? 速度快 静态功耗极低 开态 关态 高阻态 * * * * 全部截止 F=1 F=F1F2F3? 所以:F=F1F2F3 VCC RL F1 F2 F3 F ? ? * * 2)电平转移功能 TTL电平 “1”→3.6V “0”→0.3V 转移电平 “1”≈10V “0” ≈ 0V VCC2 =10V F1 F ? RL VCC1=5V * * ⒉三态门电路 通常数字逻辑是二值的,即仅0,1值,其所对应电路的输出电平是高、低两种状态。在实际电路中,还有一种输出既非高电平又非低电平的状态,被称之为第三状态。于是数字电路的输出就有:0、1和Z(高阻)的三种状态。这种电路称三态逻辑电路或称三态门电路。 * * +5V F R4 R2 R1 T2 R5 R3 T3 T4 T1 T5 A B ? ? ? ? ? ? D E ? ? ⑴电路 E称为控制端、使能端 * * 1 截止 +5V F R4 R2 R1 T2 R5 R3 T3 T4 T1 T5 A B ? ? ? ? ? ? ⑵原理 E ? ? 结论: E=1时,电路具备自身逻辑功能 * * 截止 截止 高阻态 +5V F R4 R2 R1 T2 R5 R3 T3 T4 T1 T5 A B ? ? ? ? ? ? ⑵原理(续) E ? ? 0 导通 结论: E=0时,电路输出为高阻状态。 F=Z(高阻) 1V 1V * * 功能表 低电平起作用 ⑶符号 高电平起作用 功能表 A B F A B F * * 分时控制各个门的CS端,就可以让各个门的输出信号分时进入总线 同一时刻,只允许一个门进入总线。其他门必须保持为高阻状态 ⑷三态门用途 0 0 1 …… 总线 A3 B3 CS3 A2 B2 CS2 A1 B1 CS1 A4 B4 注意和OC门线与的区别!! —— 总线连接电路 * * 两个三态门组成的电路, 门1为低电平使能 门2为高电平使能 ——实现数据的双向传输 E=0,门1导通,门2禁止,数据从A?B E=1,门2导通,门1禁止,数据从B?A ⑷三态门用途(续) * * TTL与非门电路使用注意 见 * * * * §3 CMOS集成门电路 知识复习: ⒈ MOS管分类 PMOS管:结构简单,工作速度低,负电源工作。 NMOS管:工艺复杂,正电源工作。 CMOS管:PMOS管和NMOS管组成互补电路。 ⒉工作区 TTL: 截止 放大 饱和 CMOS: 截止 饱和 非饱和 相当开关电路: 断开 接通 * * ⒊符号及导通条件 VN S D G D S G VP PMOS管 NMOS管 VGS<VTP 时导通 取:VTP =-2V VGS>VTN 时导通 取:VTN =2V 即:|VGS | > |VTP |= 2V时导通 * * NMOS管驱动管 PMOS管负载管 一、CMOS反相器 VDD A F SP DN GP VP VN DP SN GN 漏极相连做输出端 PMOS管的衬底总是接到电路的最高电位 NMOS管的衬底总是接到电路的最低电位 柵极相连做输入端 ⒈电路 * * A=1 导通 截止 V0=0V 即F=0 VDD A F VP VN ⒉工作原理 设VDD=10V,A=1时,VA=10V A=0时,VA=0 V VgsP=0 V VgsN=10 V * * ⒉工作原理(续) A=0 截止 导通 V0=10V 即F=1 V
您可能关注的文档
- 第二章-机床结构解说.ppt
- 第4章C55x处理器的软件设计解说.ppt
- 第4章Case结构Sequence结构和公式解说.ppt
- 第二章机械工程常用及钢的热处理解说.ppt
- 第二章机械零件的工作能力和计算准则解说.ppt
- 第4章CC2530基础开发解说.ppt
- 第4章Excel2003电子表格处理-3-公式与函数解说.ppt
- 第4章Excel2010电子表格解说.ppt
- 第4章excel2010解说.ppt
- NIKE企业战略解说.ppt
- 2025年金肯职业技术学院单招职业适应性测试题库带答案.docx
- 2025年钦州幼儿师范高等专科学校单招综合素质考试题库完美版.docx
- 2025年钟山职业技术学院单招职业适应性考试题库参考答案.docx
- 2025年金华职业技术学院单招职业技能测试题库附答案.docx
- 2025年闽南理工学院单招职业技能测试题库审定版.docx
- 2025年闽南理工学院单招综合素质考试题库审定版.docx
- 2025年闽南理工学院单招职业倾向性考试题库汇编.docx
- 2025年闽南理工学院单招职业倾向性考试题库推荐.docx
- 2025年闽北职业技术学院单招综合素质考试题库1套.docx
- 2025年长沙轨道交通职业学院单招职业技能考试题库一套.docx
文档评论(0)