硬件第3章概要.pptVIP

  1. 1、本文档共59页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章 微处理器 主要内容 微处理器的一般结构; 8086微处理器的组成、引脚功能、工作原理; 8086各内部寄存器的功能; 8086的存储器组织; 80X86系列微处理器的结构特点。 §3.1 微处理器的一般结构 运算器 控制器 寄存器组 存储少量数据及结果特征 §3.2 8086微处理器 主要内容: 8086CPU外部引线及功能; 8086CPU的内部结构和特点; 8086的工作时序。 一、指令流水线 指令流水线 串行方式: 控制器和运算器交替工作,按顺序完成上述指令执行过程; 并行方式: 运算器和控制器可同时工作。 串行工作方式 8086以前的CPU采用串行工作方式 并行工作方式 8086CPU采用并行工作方式 8086 CPU的特点 采用并行流水线工作方式: 通过设置指令预取队列实现 对内存空间实行分段管理: 将内存分为4个段并设置地址段寄存器,以实现对1MB空间的寻址 支持多处理器系统。 8086CPU的两种工作模式 8086可工作于两种模式下,即: 最小模式和最大模式。 最小模式为单处理机模式,控制信号较少,一般可不必接总线控制器。 最大模式为多处理机模式,控制信号较多,须通过总线控制器与总线相连。 最小模式下的连接示意图 最大模式下的连接示意图 二、8086CPU的引线及功能 引脚定义的方法可大致分为:? (p58图3.6) 每个引脚只传送一种信息(RD等); 引脚电平的高低不同的信号(M/IO等); CPU工作于不同方式有不同的名称和定义(WR/LOCK 等); 分时复用引脚(AD15---AD0 等) ; 引脚的输入和输出分别传送不同的信息(RQ/GT0等)。 主要引线 8086是工作在最小还是最大模式由MN/MX端状态决定。MN/MX=0工作于最大模式,反之工作于最小模式 最小模式下的主要引线 地址、数据信号: AD15----AD0:低16位地址和数据信号分时复 用。在传送地址信号时为单 向,传送数据信号时为双向。 A19-A16/S3-S6:高4位地址信号/状态信号分时 复用。 最小模式下的主要引线 控制信号: WR: 写信号; RD: 读信号; M/IO:区分是访问内存还是访问接口; DEN: 低电平有效时,允许进行读/写操作; DT/R:控制总线收发器的数据传送方向; ALE: 地址锁存信号; 最小模式下的主要引线 RESET: 复位信号; BHE/S7:有效表示16位数据输出; READY: 访问存储器或I/O接口的同步 信号 READY信号: 例 WR=1,RD=0,M/IO=0 表示CPU当前正在对I/O接口进行读操作。 中断请求和响应信号 INTR:可屏蔽中断请求输入端 NMI: 非屏蔽中断请求输入端 INTA:中断响应输出端 总线保持信号 HOLD:总线保持请求信号输入端。当CPU 以外的其他设备要求占用总线时, 通过该引脚向CPU发出请求。 HLDA:总线保持响应信号输出端。CPU对 HOLD信号的响应信号。 三、8086CPU的内部结构 8086内部由两部分组成: 执行单元(EU) 总线接口单元(BIU) 执行单元 功能 指令的执行 从指令队列中取指令代码 译码 在ALU中完成数据的运算 运算结果 的特征保存在标志寄存器FLAGS中。 执行单元包括 运算器 8个通用寄存器 1个标志寄存器 EU部分控制电路 总线接口单元 功能: 从内存中取指令到指令预取队列; 负责与内存或输入/输出接口之间的数据传送; 在执行转移程序时,BIU使指令预取队列复位,从指定的新地址取指令,并立即传给执行单元执行。 结论 指令预取队列的存在使EU和BIU两个部分可同时进行工作,从而 提高了CPU的效率; 降低了对存储器存取速度的要求 四、8086的工作时序 时钟周期: 一个CPU时钟脉冲所持续的时间。时钟周期越短,CPU执行速度越快。 总线周期: 通过总线对存储器或I/O接口进行一次访问所需要的时间。可包括多个时钟周期。 §3.3 8086内部寄存器组 含14个16位寄存器,按功能可分为三类 8个通用寄存器 4个段寄存器

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档