- 1、本文档共27页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录
实验一 半加器和全加器的设计
实验二 多路选择器设计
实验三 基本触发器的设计
实验四 十进制加法计数器的设计
实验五 八位七段数码管动态显示电路的设计
实验六 基于VHDL的表决器的设计
附表一
核心板载资源与FPGA EP2C35 I/O接口对照表
附表二
EP2C35与开发平台硬件资源I/O接口对照表
实验一 半加器和全加器的设计
实验目的
1、掌握图形的设计方式;
2、掌握自建元件及调用自建元件的方法;
3、熟练掌握QUARTUS II的使用。
二、实验内容
1、熟练软件基本操作,完成半加器和全加器的设计;
2、正确设置仿真激励信号,全面检测设计逻辑;
3、综合下载,进行硬件电路测试。
三、实验原理
1、半加器的设计
半加器只考虑了两个加数本身,没有考虑由低位来的进位。
半加器真值表:
被加数A 加数B 和数S 进位数C 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 半加器逻辑表达式:;
2.全加器的设计
全加器除考虑两个加数外,还考虑了低位的进位。
全加器真值表:
0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 全加器逻辑表达式:;
3、利用半加器元件完成全加器的设计
(1)图形方式
其中HADDER为半加器元件。
四、实验步骤
1、完成图形半加器设计。
2、完成VHDL半加器设计与仿真(记录仿真波形)。
3、完成VHDL全加器设计与仿真(记录仿真波形)。
4、利用半加器元件进行图形的全加器设计。
五、思考题:
1、怎样自建元件?自建元件的调用要注意什么?
实验二 多路选择器的设计
一、实验目的
1.熟练掌握多路选择器的设计方法;
2.用VHDL语言中不同的语句来描述。
二、实验原理
四选一多路选择器的原理如下图及下表,由Sl, S0来选择d0 ,dl ,d2 ,d3的信号,并使其能在Q上输出。
S1 S0 Q 0 0 d 0 0 1 d 1 1 0 d 2 1 1 d 3 X X 0
三、实验内容
1、用VHDL语言的不同语句分别描述任务选择器,并通过编译仿真比较不同语句描述的区别。
2、通过仿真下载并通过硬件验证实验结果。
四、实验报告要求
l、写出几种不同的VHDL源程序;
2、画出电路的时序仿真波形;
3、分析不同VHDL语句的优劣;
4、写出设计心得体会。
五、思考题:
1、如何设计一个3选1的选择器?
实验三 基本触发器的设计
实验目的
了解基本触发器的工作原理。
进一步熟悉在Quartus II中基于原理图设计的流程。
实验原理
基本触发器的电路如下图8-1所示。它可以由两个与非门交叉耦合组成,也可
图8-1 基本触发器电路
以由两个或非门交叉耦合组成。现在以两个与非门组成的基本触发器为例,来分析其工作原理。根据与非逻辑关系,可以得到基本触发器的状态转移真值表及简化的真值表,如下表8-1所示:
状态转移真值表 简化真值表 0 1 0 0 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 Qn 1 0 1 1 0 0 不定 1 1 0 0 1 1 1 1 0 0 0 不定 0 0 1 不定 表8-1 基本触发器状态转移真值表
根据真值表,不难写出其特征方程:
其中式(2)为约束条件。
实验内容
本实验的任务就是利用Quartus II软件的原理图输入,产生一个基本触发器,触发器的形式可以是与非门结构的,也是可以或非门结构的。实验中用按键模块的用K1和K3来分别表示R和S,用LED模块的LED8和LED1分别表示Q和。在R和S满足式(2)的情况下,观察Q和的变化。
实验箱中的拨动开关、LED与FPGA的接口电路,以及拨动开关、LED与FPG
文档评论(0)