- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 分清16pin与14pin! 实验目的 掌握利用函数信号发生器输出数字方波信号; 掌握TTL逻辑门电路芯片的使用; 了解CMOS逻辑门电路芯片。 实验16 集成逻辑门特性测试 逻辑门电路的主要参数及使用规则 TTL与非门电路的主要参数 TTL器件的使用规则 CMOS与非门电路的主要参数 CMOS器件的使用规则 扩展知识简介 1. TTL与非门电路的主要参数 静态功耗PD: 输出高电平VOH : 输出低电平VOL : 扇出系数N : 带负载能力,N 8 ,较强; 空载 PD ? 50 mW,相对较大 VOH ? 3.5 V,VSH故为逻辑1; VOL ? 0.4 V~VSL,故为逻辑0; (TTL标准高电平VSH =2.4 V,低电平电压VSL =0.4 V) 平均传输延迟时间tpd : tpLH 50% 50% 50% 50% tpHL 输入 同相输出 tpd= (tPLH+tPHL)/2 表征门电路开关速度,很小,一般几纳秒至几十纳秒。 直流噪声容限VNH和VNL : 指输入端所允许的输入电压变化的极限范围。 高电平噪声容限 VNH = VSH –VON 低电平噪声容限 VNL = VOFF –VSL 开门电平电压VON : 允许的最小输入高电平电压值,约1.8V-即当输入在1.8V以上,TTL门电路判别输入为1,与非后门电路输出VOL。 关门电平电压VOFF : 约0.8V,即输入在0.8V以下,TTL门判别输入为0,与非后门输出VOH。 1. TTL与非门电路的主要参数 测试TTL逻辑门电路的电压传输特性不仅能检查和判断门电路好坏,还可以从传输特性上直接读出其主要静态参数,如VOH、VOL、VON、VOFF以及VNH、VNL 。 1. TTL与非门电路的主要参数 2. TTL器件的使用规则 电源电压+VCC : 要求比较严格,只允许在 +5V ±10% 范围内。电源电压超过5.5V易损坏芯片;低于4.5V易导致逻辑功能不正常。 电源滤波:TTL器件的高速切换,会产生电流跳变,其幅度约4mA~5mA。该电流在公共走线上的压降会引起噪声干扰,因此,要尽量缩短地线以减小干扰。可在电源端并接1个100?F的电容作为低频滤波及1个0.01?F~0.1?F的电容作为高频滤波。 TTL或门、或非门 多余输入端: 显然不能悬空,只能接地; TTL与门、与非门 多余输入端: 理论上可悬空—视作高电平;但实用中极易受到外界干扰! 故实际电路中要接+VCC 或 与某个有用输入端并联(但会增加从信号获取的电流。) ? TTL门输出端的连接 不允许输出端直接连+5V或连地。 除OC门和三态TS门外,其它门电路的输出端不允许并在一起使用-即不可线与,否则会引起逻辑混乱或损坏器件。 2. TTL器件的使用规则 3. CMOS门电路的主要参数 电源电压+VDD和VSS: +VDD接电源正极,VSS接电源负极(常为共地0V) ,不能接反! +VDD一般在+5V~ +15V较宽范围内均可正常工作,还允许波动±10%。 -CMOS芯片优点之一 静态功耗: 约在微瓦量级,很低。-优于TTL mW 输出高电平VOH : VOH≥VDD – 0.5V 为逻辑1。 输出低电平VOL : VOL≤VSS+0.5V 为逻辑0 。 输入高、低电平: ViH ≥ 0.7VDD;ViL ≤0.2VDD 扇出系数N : 一般取N=10~20,稍强于TTL。 ? CMOS门输入端的连接: 输入Vi 应有VSS≤Vi≤VDD,可在输入端串接一只限流电阻(10~100 ) k ?(且高速电路不允许输入端并接) 用到的逻辑门的多余的输入端不能悬空!必须按逻辑要求接+VDD或VSS;(CMOS集成电路的输入阻抗相当高,输入端悬空时,极易受到感应信号干扰出现错误的输出,甚至造成输入端永久性的击穿损坏。) 4. CMOS器件使用规则 ? CMOS门输出端的连接: (与TTL门规则相同) CMOS门输出端不允许直接接+VDD或地;除三态门外,不允许多个器件的输出端并接使用。 数字芯片电平标准转换问题 根据前述特性参数可看出,在同样+5V电源电压情况下,CMOS电路可以直接驱动TTL电路;而TTL电路常常不能直接驱动CMOS电路。故实验中尽量不要杂用不同类型的门电路芯片。必要时用适当方法(如上拉电阻等)作电平转换。 实例:发放的数字芯片有 74LS系列的TTL门电路输出VOH(min)仅2.7V, 而 CD40系列的CMOS电路
您可能关注的文档
- 第2篇分子量的测定方法(第八章-第十章)终稿.ppt
- 2酸和碱的中和反应终稿.ppt
- 2原子的构成终稿.ppt
- 光分布系统新技术终稿.pptx
- 光伏板结构讲解终稿.pptx
- 实验室管理制度答案.ppt
- 实验室的规范化管理—杜平华(中检所)答案.ppt
- 光伏并网检测终稿.pptx
- 实验室安全考试生物安全类答案.docx
- 2原子结构修订版终稿.ppt
- 年三年级数学下册第三四单元过关检测卷新人教版.docx
- 第十三章轴对称(复习课)1.ppt
- 15.1.2分式基本性质(2).ppt
- 期末冲刺(补全对话30道).docx
- 【华创证券-2025研报】2025年二季报公募基金十大重仓股持仓分析.pdf
- 【港交所-2025研报】景福集团 截至2025年3月31日止年度年报.pdf
- 【天风证券-2025研报】2025中报前瞻:关注预告日至财报日的景气超额.pdf
- 【国金证券-2025研报】连连数字(02598):跨境支付先行者,前瞻布局虚拟资产.pdf
- 【第一上海证券-2025研报】云工场(02512):云工(02512):IDC方案服务商,边缘云业务打造第二成长曲线.pdf
- 【东方证券-2025研报】主动权益基金2025年二季报全解析:重点关注科技医药双主线和中小盘高成长主题基金.pdf
文档评论(0)