- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4、可编程逻辑器件 大的PLD生产厂商 最大的PLD供应商之一 FPGA的发明者,最大的PLD供应商之一 ISP技术的发明者 提供军品及宇航级产品 4、可编程逻辑器件 两大生产厂商产品 FPGA:Cyclone、CycloneII Stratix、StratixII等 CPLD:MAX7000、MAX3000系列(EEPROM工艺) FPGA:Spartan系列 Virtex系列 CPLD:XC9500系列(Flash工艺) 在相对低端的产品器件中,Alrera 的Cyclone系列比Xinlinx的Spartan 强大; 而在高端的产品器件中,Xinlinx的Virtex系列比Alrera 的Stratix优势更加明显。 把每个产品的特色、资源介绍一下。 4、可编程逻辑器件 基于乘积项技术的PLD (CPLD) 基于查找表技术的PLD (FPGA) 4.2 PLD的分类 与阵列固定,或阵列可编程 与阵列、或阵列均可编程 与阵列可编程,或阵列固定 4.2.1 基于乘积项技术的PLD ①与阵列固定,或阵列可编程 A B C O1 O2 O3 这一类型的代表器件是可编程只读存储器PROM(Programmable Read Only Memory)。如右图是一个8×3阵列结构。因为与阵列固定,输入信号的每个组合都固定连接,所以与门阵列为全译码阵列。 若利用PROM来实现逻辑函数,则会随着输入信号的增加,芯片面积变大,利用率和工作速度降低等情况发生。 4.2.1 基于乘积项技术的PLD ②与阵列、或阵列均可编程 这一类型的代表器件是可编程逻辑阵列(Programmable Logic Array,PLA),在可编程逻辑器件中,其灵活性最高。由于它具有与或阵列均能编程的特点,在实现函数时,只需要形成所需的乘积项,使阵列规模比输入数相同的与阵列固定、或阵列可编程的PROM小得多。它是将ROM地址译码器的全译码改为部分译码,使得译码器矩阵大大压缩。这有利于提高器件的利用率,节省硅片的面积。 A B C O1 O2 O3 4.2.1 基于乘积项技术的PLD ③与阵列可编程,或阵列固定 这一类型的代表器件是可编程阵列逻辑(Programmable Array Logic,PAL)和通用阵列逻辑(Generic Array Logic,GAL)。这种结构中,或阵列固定若干个乘积项输出,如右图,每个输出对应的乘积想有两个。在典型的器件中,乘积项可达8个,在高密度PLD中乘积项可高达几十个。 A B C O1 O2 O3 2、常见数字系统设计方法 ③C/汇编代码 集成开发环境中将算法设计转化为源代码 2、常见数字系统设计方法 ④软件仿真(Protues等) 源代码经编译连接后下载到MCU中 2、常见数字系统设计方法 ⑤硬件实现 实体MCU(如51系列单片机) 2、常见数字系统设计方法 DSP及其简单应用 DSP(digital signal processor)是一种独特的微处理器,是以数字信号来处理大量信息的器件。在保密通信、雷达处理、声呐处理、导航、全球定位、跳频电台、搜索和反搜索等方面有很多的应用 2、常见数字系统设计方法 2.3.1主要设计思想: 将具体问题按照并行工程、自顶向下的思想,从概念、算法、协议开始设计电子系统,采用相应的描述方式分层设计,逐步细化。 2.3基于PLD的EDA设计方法 采用硬件描述语言,结合图表化的描述进行顶层算法设计; 从行为描述、寄存器传输级描述、逻辑综合三个层次逐步细化; 复杂繁琐的逻辑编译、化简、分割、综合、优化、布局布线、仿真等均由EDA工具自动完成; 这种自顶向下的设计思想更符合人的思维方式。 2.1.2设计特点 2、常见数字系统设计方法 2.3.2一般步骤: 第一步:按照自顶向下的设计方法进行系统划分 第五步:根据适配后的仿真模型,进行适配后的软件仿真 第六步:将适配器产生的器件编程文件通过编程器或下载电缆载入到目标芯片FPGA或CPLD中 第二步:输入高层设计:HDL代码,图形(框图,状态图等) 第三步:利用EDA综合器对HDL源代码进行自动综合优化处理,生成门级描述的网表文件 第四步:利用EDA适配器将网表文件针对具体目标器件进行自动逻辑映射操作 2、常见数字系统设计方法 同样以数字时钟系统的设计简单为例 ①顶层方案设计 利用数码管显示时间,利用按键开关进行修改与设置的操作,利用拨码开关改变闹钟运行的模式,利用蜂鸣器发出各种提示音,利
文档评论(0)