- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
河北地质大学
信息工程学院
数字逻辑课程设计报告
题 目 运算器的设计
姓 名 高伟东
学 号 414109070306
班 号 4141090703
指导老师 关文革
成 绩
2016年6月
设计内容
键盘上有0-9及+-=按键,实现输入的2革个一位十进制数的加、减运算,有线性结构的键盘,有清除键。
系统总体设计
系统顶层框图
系统由七个模块组成,按键处理模块、操作数1寄存器、操作数2寄存器、操作符触发器、运算器模块、结果寄存器、控制器模块。
系统逻辑框图
子模块1设计
子模块元件图及输入输出描述(包括每个信号名字)
按键器,用于输入数字及运算符
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
USE ieee.std_logic_unsigned.ALL;
USE ieee.std_logic_arith.ALL;
ENTITY keypad IS
PORT (key_0,key_1,key_2,key_3,key_4,key_5,key_6,key_7,key_8,key_9:IN STD_LOGIC;
key_add,key_sub,key_equ,key_reset:IN STD_LOGIC;
numout: OUT integer RANGE 0 TO 20;
press_num: OUT STD_LOGIC;
opout:OUT STD_LOGIC;
press_op:OUT STD_LOGIC;
press_equ:OUT STD_LOGIC
);
END ENTITY keypad;
ARCHITECTURE arc1 OF keypad IS
BEGIN
PROCESS(key_0,key_1,key_2,key_3,key_4,key_5,key_6,key_7,key_8,key_9,key_add,key_sub,key_equ)
VARIABLE key:STD_LOGIC_VECTOR (9 DOWNTO 0);
BEGIN
key:=key_9 key_8 key_7 key_6 key_5 key_4 key_3 key_2 key_1 key_0;
CASE key IS
WHEN 1111111110=numout=0;press_num=1;
WHEN 1111111101=numout=1;press_num=1;
WHEN 1111111011=numout=2;press_num=1;
WHEN 1111110111=numout=3;press_num=1;
WHEN 1111101111=numout=4;press_num=1;
WHEN 1111011111=numout=5;press_num=1;
WHEN 1110111111=numout=6;press_num=1;
WHEN 1101111111=numout=7;press_num=1;
WHEN 1011111111=numout=8;press_num=1;
WHEN 0111111111=numout=9;press_num=1;
WHEN OTHERS=numout=0;press_num=0;
END CASE;
IF key_add=0 THEN
opout=0;press_op=1;
ELSIF key_sub=0 THEN
opout=1;press_op=1;
ELSE
opout=Z;press_op=0;
END IF;
IF key_equ=0 THEN
press_equ=1;
ELSE
press_equ=0;
END IF;
END PROCESS;
END ARCHITECTURE arc1;。
寄存器,用以储存数据和运算结果
Clk为脉冲端,reset为清零端,din为输入端,qout为输出端。
LIBRARY ieee;
USE ieee.std_logic_1164. ALL;
USE ieee. std_logic_unsigned.ALL;
USE ieee.std_logic_arith.ALL;
ENTITY reg IS
PORT ( clk,reset: IN STD_LOGIC;
din:IN integer range 0 to 20;
qo
您可能关注的文档
最近下载
- 2025高考数学冲刺复习:立体几何与空间向量(试卷+答案解析).pdf VIP
- 侵犯名誉权与隐私权的法律规定与应对策略.pptx VIP
- 武汉体育学院专业技术职务量化评审办法试行.doc VIP
- 网络侵权培训课件案例.pptx VIP
- 2023-2024学年广东省珠海市凤凰中学八年级(上)竞赛物理试卷(附答案解析).docx VIP
- 2025年东海中学八年级物理竞赛试卷及答案.doc VIP
- EN 50530-2010+A1-2013 并网光伏逆变器的整体效率.pdf VIP
- 初三化学上册第四单元自然界的水各节习题.doc VIP
- 武汉体育学院教师专业技术职务任职资格申报评审条件【参考】.doc VIP
- 初中数学专题:一次函数背景下的动点问题(含答案).docx VIP
文档评论(0)