AD8368具有34dB线性dB值增益控制范围的宽频RFIF可变增益放大器.PDF

AD8368具有34dB线性dB值增益控制范围的宽频RFIF可变增益放大器.PDF

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
- 1 - AD8368:具有34dB線性 dB值增益控制範圍的寬頻 RF/IF可變增益放大器 作者 :Philip Sher/美商亞德諾公司 介紹 大多數的無線接收器都會使用到某種型態的可變增益 ,這類通常是做在中頻(IF)上的可 變增益 ,可用來放大或衰減接收到的訊號 ,以便讓送往接收器後級的訊號位準能維持一 定。 可變增益放大器 (VGA)有數位增益控制或類比增益控制兩種 ,且通常會針對接收器或發 射器于以最佳化 。雖然大多時候 ,採用數位控制式或是類比控制式VGA的選擇 ,會依 設計人員的偏好以及既有的控制訊號來決定 ,但其實在做此選擇時是可以有具體技術角 度依據的 。本文將討論其間的優劣得失 ,並進一步介紹ADI的新類比控制 VGA 。 具有線性dB(linear-in-dB)特性的IF可變增益放大器 AD8368 為一具有 DC 到800MHz運作頻寬 ,以及從-12dB 到+22dB 共34dB增益控制 範圍的 IF VGA 。該元件也內建平方法則 (square law)偵測器 ,可與 VGA的配合使用於 AGC迴路中 。藉由 ADI專利的 X-AMP 架構 ,AD8368能實現準確的線性 dB增益控制 , 其輸入與輸出阻抗則被設計為50歐姆 。 主要的訊號通道是由一可變輸入衰減器 ,以及其後所接的積分器(integrator)與輸出緩衝 器所組成 ,積分器周邊的回授電路則會形成一固定增益的放大器 。圖 1所示 ,為VGA 的方塊圖 。 - 2 - 輸入衰減器及內插器 (interpolator) 輸入衰減器是由一具有 18個-2dB 分接點(tap point)的電阻梯 (resistor ladder)所構成 , 每一個分接點會送入個別的可變跨導(transconductance) gm 級(stage) ,再將這些 gm 級的輸出于以總合並送到積分器上 。增益的調整 ,則是利用 Gain 接腳控制插補器 (interpolator)來達成的。當 GAIN從 0V掃描到 1V時 ,插補器可藉由改變 gm 級的跨導 來選擇不同的分接點。至於介於兩個分接點之間的增益值,則是由插補器改變跨導 ,讓 數個臨近分接點的權重加總 (weighted sum)被選到 。如此一來 ,就能產生正確的連續性 線性 dB增益控制反應 。 積分器與輸出緩衝器 gm 級的電流輸出被加總後 ,會送到積分器上 。積分器的輸出到 gm 級所構成的電阻性 回授 ,會形成一低雜訊 、高線性度的固定增益放大器 。此放大器的輸出被送到輸出緩衝 器 ,而緩衝器則可提供一主動式50歐姆的輸出阻抗及額外的 6dB固定增益 。 - 3 - 輸出 DC位準及偏移 (offset)修正 由於 AD8368 為單端式設計 ,其輸入與輸出上的DC位準是透過一內建穩壓器而被穩壓 於VPSI/2 上。此穩壓器的輸出被接到DECL線上 ,並需要一外部的去耦合電容 。固定 增益放大器與輸出級具有一極大的整體增益 ,因此固定增益放大器輸入端上的小量 DC 偏移會導致頗大的輸出偏移 。為了修正這些Vgain 、供電與溫度漂移 ,必須使用一低通 偏移修正迴路來檢測及維持 DECL 接腳上電壓的輸出DC位準 ,此迴路的低通角頻率則 是由 HPFL 接腳上的電容值大小所控制 。 AD8368包含了一準確的獨立式 RMS檢測器 ,藉以實現泛用途的 AGC動作 。為了形成 一完整的AGC迴路 ,MODE 接腳被拉到低電位 ,而檢測器的輸出腳則直接被連接到 GAIN 接腳與整合電容上。接著,將VGA輸出端 OUTP 直接連接到檢測器輸入端DETI , 讓輸出位準調整到設定點 (set-point) -11dBm 上。此參考位準可透過在加諸到檢測器輸 入之前 ,將輸出訊號下除的方式來于以提高 ,如此便提供一個範圍的 AGC位準值 。 輸入與輸出阻抗 AD8368的輸入端須要施以外部的 AC耦合 ,以避免干擾到晶片上的DC位準 。因此 , 必須使用一大耦合電容讓電容的串, 聯阻抗在所欲使用的頻率範圍內能夠被忽略 。在晶 片上 ,輸入是直接接到一個阻抗通常為 50歐姆的電阻梯網路上 。 該元件的輸出也同樣須要 AC耦合以避免干擾到輸出上的 DC位準 ,如同前述的輸入端 一樣,必

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档