基于PC104和CPLD的高速多通道数据采集系统的设计.PDFVIP

  • 4
  • 0
  • 约1.21万字
  • 约 4页
  • 2017-03-24 发布于重庆
  • 举报

基于PC104和CPLD的高速多通道数据采集系统的设计.PDF

基于PC104和CPLD的高速多通道数据采集系统的设计

数 控 技 术 梅红伟等 :基于 PC104 和 CPL D 的高速 /多通道数据采集系统的设计与实现 基于 PC104 和 CPLD 的高速 /多通道数据采集系统的设计与实现 梅红伟 ,吴学杰 ,商秋芳 ,庞  维 (西南交通大学 牵引动力国家重点实验室  四川 成都  6 1003 1) 摘  要 :开发了基于 PC104 和 CPLD 的高速/ 多通道数据采集系统 ,该数据采集系统利用 CPLD 可编程逻辑器件的模块化 ( ) 设计思想和先入先出 FIFO 芯片作为缓冲存储器 ,解决了A/ D 转换器的采样速率和 CPU 的工作时钟频率不匹配的问题 ,避免 了数据丢失和控制不便等问题 ,提高了 CPU 效率 。该数据采集系统不但可以实现高速多通道模拟信号的采集 ,而且可以很方 便地扩展模拟量的输入通道数 。本系统在牵引动力国家重点实验室的液压伺服控制系统中获得了很好的应用效果 。 关键词 :PC104 ;AD922 1 ; F IFO ;CPLD ;高速/ 多通道 ;数据采集 ( ) 中图分类号 : TP274      文献标识码 :B      文章编号 :1004 373X 2007 05 152 03 Design and Implement of High Speed/ MultiChannel Data Acquisition System Based on PC104 and CPLD M EI Hongwei ,WU Xuej ie , SHAN G Qiufang ,PAN G Wei ( Traction Power St at e Key L abo rato ry , Sout hwe st J iaotong U niver sity ,Chengdu ,6 1003 1 ,China) Ab stract :In t hi s p ap er a new high sp eed/ multichannel dat a acqui sition syst em ba sed on PC/ 104 and CPL D i s develop ed , which u ses t he mo dularization design in CPLD and u se t he FIFO chip s a s buffer storage . It solves t he p roblem t hat t he sam pling sp eed of A/ D i s slower t han t he working clock f requency of CPU . It makes t he circuit simp le and ea sy cont rolling ,in crea ses t he efficiency of CPU . Thi s dat a Acqui sition sy st em not only implement s t he connection of multichannel high sp eed an alog signal s ,but al so exp ands t he channel s of analog signal s exp ediently . Thi s sy st em make a good effect in t he hydraulic servo cont rol sy st em in t he t raction power st at e key laboratory . Keywords :PC/

文档评论(0)

1亿VIP精品文档

相关文档