- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口技术第08章(XP)
第 8 章 第8章:教学重点 教学重点 80X86 CPU的中断系统 中断控制器8259A的作用 8259A的编程 第8章:8.1 8088中断系统 8088的中断系统采用向量中断机制 能够处理256个中断 用中断向量号0 ~ 255区别 可屏蔽中断还需要借助专用中断控制器Intel 8259A实现优先权管理 第8章:8.1.1 8088的中断类型 第8章:1. 内部中断 内部中断是由于8088内部执行程序出现异常引起的程序中断 利用内部中断,微处理器为用户提供了发现、调试并解决程序执行时异常情况的有效途径 例如,ROM-BIOS和DOS系统利用内部中断为程序员提供了各种功能调用 第8章:2. 外部中断 外部中断是由于8088外部提出中断请求引起的程序中断 利用外部中断,微机系统可以实时响应外部设备的数据传送请求,能够及时处理外部意外或紧急事件 外部中断的原因是处理器外部随机产生的,所以是真正的中断(Interrupt) 内部中断的原因是处理器执行程序出现异常,所以经常被称为异常(Exception) 第8章:中断标志IF的状态 IF=0:可屏蔽中断不会被响应 关中断、禁止中断、中断屏蔽 系统复位,使IF=0 任何一个中断被响应,使IF=0 执行指令CLI,使IF=0 IF=1:可屏蔽中断会被响应 开中断、允许中断、中断开放 执行指令STI,使IF=1 执行指令IRET恢复原IF状态 第8章:8.1.2 8088的中断响应过程 第8章:8.1.2 8088的中断响应过程(续) 第8章:8.1.3 8088的中断向量表 中断向量:中断服务程序的入口地址(首地址) 逻辑地址含有段地址CS和偏移地址IP(32位) 每个中断向量的低字是偏移地址、高字是段地址,需占用4个字节 8088微处理器从物理地址000H开始,依次安排各个中断向量,向量号也从0开始 256个中断占用1KB区域,就形成中断向量表 第8章:8.3 中断优先权 在系统中,中断源有多个,但CPU响应中断的引脚有限。因此,当有多个中断请求时,CPU就应有能力识别出这些中断,然后根据其优先级先响应级别最高的中断申请。 通常,识别中断可以采用软件方法和硬件方法; 软件方法主要采用查询技术,而硬件方法有: 中断优先权编码电路 链式优先权排队电路 (1)用软件查询方式确定中断 (2)中断优先权编码电路(图8-7) (3)链式中断优先权排队电路(图8-8) 第8章:8.3 8259A中断控制器 Intel 8259A是可编程中断控制器PIC 用于管理Intel 80X86/8085的可屏蔽中断 8259A的基本功能 一片8259A可以管理8级中断,可扩展至64级 每一级中断都可单独被屏蔽或允许 在中断响应周期,可提供相应的中断向量号 8259A设计有多种工作方式,可通过编程选择 第8章:8.3 8259A引脚图 8259A的主要引脚有: IR0~IR7:从外设来的中断请求由这些引脚输入到8259A。 A0:地址线,用于寻址8259A的两个端口 INT:当8259A接到外设的中断请求,对CPU提出中断请求线,该引脚连接到CPU的INTR上。 INTA*:CPU接到中断请求后送回的中断应答信号。 CAS0~CAS2:主8259A与从8259A的级连线,对于主8259A该引脚为输出,从8259A为输入。 第8章: 8.3.1 8259A的内部结构 2. 与处理器接口 3. 中断级连 一个系统中,8259A可以级连,有一个主8259A,若干个从8259A (最多8个) 级连时,每个从8259A的中断请求信号INT,连至主8259A的一个中断请求输入端IR,主8259A的INT线连至CPU的中断请求输入端 主8259A的三条级连线CAS0~CAS2作为输出线,连至每个从8259A的CAS0~CAS2 SP*/EN*在非缓冲方式下,规定该8259A是主片(SP*=1)还是从片(SP*=0) 8.3.2 8259A的中断过程 8.5.6 8259A的工作方式 1. 设置优先权方式 普通全嵌套方式 8259A的中断优先权顺序固定不变,从高到低依次为IR0、IR1、IR2、……IR7 中断请求后,8259A对当前请求中断中优先权最高的中断IRi予以响应,将其向量号送上数据总线,对应ISR的Di位置位,直到中断结束(ISR的Di位复位) 在ISR的Di位置位期间,禁止再发生同级和低级优先权的中断,但允许高级优先权中断的嵌套 特殊全嵌套方式 与普通全嵌套方式基本相同,二者区别是:在特殊全嵌套方式下,当处理某一级中断时,如果有同级的中断请求,则8259A也可以响应。 特殊全嵌套方式一般用在8259A级联的系统中。在这种情况下,主片的8259A设置为特殊全嵌套方式,这样,当从片的某一中断请求正被处理
文档评论(0)