第三章节Altrea的CPLDFPGA.pptVIP

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章节Altrea的CPLDFPGA

西安邮电学院电信系 罗朝霞 西安邮电学院电信系 罗朝霞 2. MAXⅡ器件 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 新型MAXⅡ器件架构包括基于LUT的LAB阵列、非易失性Flash存储器块和控制电路。 多通道MultiTrack互连设计采用最有效的直接将逻辑输入连接到输出的连线方式,从而获得了高的性能和低的功耗。 MAX?II器件支持高达300MHz的内部时钟,可为用户提供更高的系统级性能,与以前的3.3VMAX器件相比,MAXII器件内部性能提高了两倍。MAXII器件采用1.8V内核电压,和3.3VMAX 器件相比,功耗只有其十分之一。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 器件内置的用户可编程Flash存储器容量为8K比特,允许设计者存储自己定义的数据。 用户Flash存储器可以取代系统中通用的小容量Flash器件从而减少系统芯片数量和成本。 MAXII器件支持的I/O标准有3.3V LVTTL/LVCMOS、2.5V LVTTL/LVCMOS、1.8V LVTTL/LVCMOS、1.5V LVCMOS和3.3V PCI。其中仅EPM1270和EPM2210器件支持PCI协议。 MAXII器件支持3.3V、2.5V或1.8V电源输入,因其内设片内电压调整器能够把3.3V、2.5V降到1.8V供给内核电路。此特性可以减少电源电压种类,简化系统设计。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. MAXII器件支持实时在系统可编程能力,允许用户编程正在工作的器件。 MAX II器件内的JTAG翻译器允许通过MAX II器件执行定制的JTAG指令,配置单板上不兼容JTAG协议的器件(例如标准Flash存储器件),从而简化了系统管理。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 3. Cyclone器件 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Cyclone器件基于一种全新的低成本架构,从设计之初就充分考虑了成本的节省,因此可以为价格敏感的应用提供全新的可编程解决方案。 正如Cyclone器件的平面图所示,其主要由逻辑阵列块LAB、嵌入式存储器块、I/O单元和PLL等模块构成,各个模块之间存在丰富的互连线和时钟网络。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Cyclone器件的可编程资源主要来自逻辑阵列块LAB。每个LAB是由多个逻辑单元LE构成的。LE是Cyclone器件中最基本的可编程单元。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 由LE的内部结构图可以看出,LE主要由一个4输入的查找表LUT、进位链逻辑和一个可编程的寄存器构成。4输入的LUT可以完成所有的4输入、1输出的组合逻辑功能,进位链逻辑带有进位选择,可以灵活地构成1位加法或者减法逻辑,并可以切换。每一个LE的输出都可以连接到局部布线、行列、LUT链、寄存器链等布线资源。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档