XilinxISEi(逻辑设计环境).docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
XilinxISEi(逻辑设计环境)

Xilinx ISE?9.1 终于于2007.3月释放。业界最完整的可编程逻辑设计解决方案,用于实现最优性能、功率管理、降低成本和提高生产率。 ISE 9.1i 利用新 SmartCompile 技术,来帮助用户在更少的时间内实现业内最快速的 FPGA 性能!ISE? 9.1i 是 Xilinx 最新推出的业内领先的设计工具,其性能比竞争解决方案平均快 30%。 新 SmartCompile 技术让您能够更快、更轻松地实现时序收敛。 ? Xilinx ISE 9.1i 赛灵思公司(Xilinx,?Inc)2007推出业界应用最广泛的集成软件环境(ISE?)设计套件的最新版本ISE?9.1i。新版本专门为满足业界当前面临的主要设计挑战而优化,这些挑战包括时序收敛、设计人员生产力和设计功耗。除了运行速度提高2.5倍以外,ISE?9.1i还新采用了SmartCompile?技术,因而可在确保设计中未变更部分实施结果的同时,将硬件实现的速度再提高多达6倍。同时,ISE?9.1i?还优化了其最新65nm?Virtex?-5?平台独特的ExpressFabric?技术,可提供比竞争对手的解决方案平均高出30%的性能指标。对于功耗敏感的应用,?ISE?9.1i还可将动态功耗平均降低10%。 ??? 这一革命性的技术得益于赛灵思Synplicity超高容量时序收敛工作组(Xilinx-Synplicity?Ultra?High-Capacity?Timing?Closure?Task?Force)的工作成果。?该技术提供了业界领先的生产力提升能力,可保证最快的时序收敛路径,并且优化了赛灵思领先的Virtex??系列和Spartan?-3?新一代?FPGA器件产品的功耗和性能。? ??? “对于少许设计更改来说,特别是在设计周期的后期,快速的设计实施速度和可预测的时序结果极为重要。”领先的定制汽车系统供应商德国Harmon/Becker?汽车系统有限公司负责制图平台的高级技术专家Jochen?Frensch说:“对于较小的设计变更,XST?(Xilinx?Synthesis?Technology)?的综合技术可保留设计未改变部分的名称,而SmartGuide技术在实施过程中可保持高达99%的设计实现不变,因此我们可以发现实施的运行速度越来越快。ISE?9.1i中新采用的SmartGuide技术提供了巨大的优势。” ISE 9.1i 提供: 性能 - 比现有竞争解决方案平均快 30% 生产率 - 推出了新 SmartCompile 技术 功耗 - 动态功耗平均降低 10% 性能 比现有竞争解决方案平均快 30% ISE 9.1i 仍居于性能领先地位。 无需进行布局规划即可实现时序收敛 改善的预布线延迟估计使得上游工具能够优化真正的关键路径。 利用 Virtex?-5 对角互联来实现延迟优化 支持 6 LUT,从而改善了性能、功耗和利用率 减少 LUT 数量 → 减少布线和逻辑电平 → 提高性能和降低功耗 物理综合优化 ISE 9.1i 设计工具内的特性基于 ISE Fmax 技术的性能,专门用于为基于 Virtex-5 的、高密度、高性能设计提供无可比拟的性能和时序收敛结果。 ISE 9.1i 集成式时序收敛流程整合了增强型物理综合优化,提供了最佳的时钟布局、更好的封装和时序收敛映射,从而获得了更高质量的结果。 最佳布线算法能够有效地利用 65nm ExpressFabric? 的对角对称互联,从而将延迟降至最低水平,和充分利用 Virtex-5 平台的高性能特性。 根据时序要求,ISE 9.1i 布线算法还支持引脚交换,从而可以将设计性能进一步最大化。 整个 ISE 9.1i 基础设施是一个扩展的时序收敛环境 - 虚拟“时序收敛平台(Timing Closure Cockpit)” - 实现了约束输入、时序分析、布局规划和报告窗口之间的无缝交叉探测,因此设计者能够更轻松的完成时序问题分析。 生产率 推出了新 SmartCompile 技术 映射、布局和布线算法的改善能够让用户将棘手的设计的编译次数平均加快2.5倍。 这让用户能够从他们的设计中获得更多的实现或回报,从而加快了面市,并减少了失败。 利用 ISE 9.1i 内的新 SmartCompile 技术,FPGA 设计者可以将运行时间平均加快 2.5 倍,而某些设计甚至可以将运行时间加快 6 倍。 SmartCompile 由 3 种新特性组成:SmartGuide、分区和 SmartPreview。 分区可以保证保留现有实现。 用户可以在其设计中定义分区或分级模块。 他们能够规定重新实现过程中要保留这些分区的综合、布局和/或布线。 SmartGuid

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档