- 1、本文档共40页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
6×6位移位相加乘法器設计稿毕业专业论文20760334
本科学生毕业论文
论文题目: 16×16位移位相加乘法器设计 学 院: 年 级: 专 业: 集成电路设计与集成系统 姓 名: 学 号: 指导教师:
摘要
随着集成电路设计技术的不断进步,乘法器的芯片设计实现的研究与应用越来越广泛,对乘法器进行ASIC芯片设计,具有设计实现过程简单、所用到的EDA工具完善而且成熟、硬件开销小、易于在VLSI电路或系统级芯片中集成。通常,数字电路设计的流程对于芯片的实现而言,需要RTL级的HDL描述,并要对各层次的设计进行功能仿真验证,在验证电路能按预期设计功能工作后,即可对RTL级的HDL描述进行综合、优化,形成门级网表。整个设计流程可称为数字电路的前端设计。本课题基于移位相加算法的研究,设计16位移位相加乘法器,并在功能仿真通过后,将所设计的Verilog RTL级代码进行综合,采用Synopsys公司Design Compiler EDA工具进行电路综合,获得16位移位相加乘法器的门级网表与电路实现。
关键词
数字电路设计;移位相加乘法器;综合;
Abstract
Abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract abstract.(英文摘要内容必须与中文摘要完全对应。英文摘要采用Times New Roman小四号字书写,毕业论文、毕业设计行与行之间、段落和层次标题以及各段落之间均为1.5倍行距。)
Key words
Key words;key words; key words(英文关键词内容必须与中文关键词完全对应。英文关键词采用Times New Roman小四号字书写,毕业论文、毕业设计行与行之间、段落和层次标题以及各段落之间均为1.5倍行距。)
目录
摘要 1
Abstract 2
第一章 乘法器研究的背景与意义 4
1.1乘法器的发展现状 4
1.1.1国内乘法器现状 5
1.1.2国外乘法器现状 5
1.2乘法器概述 6
1.3乘运算 6
1.4乘法器结构 7
1.5乘法器端口定义 8
第二章 移位相加乘法器设计的基本原理 9
2.1.1 移位相加算法 9
2.1.2 乘法器设计原理 10
2.2移位相加乘法器原理 11
第三章 16×16位移位相加乘法器设计与仿真 12
3.1 16位移位相加乘法器的设计 12
3.2 16位移位相加乘法器Verilog文件设计 12
3.3 16×16位移位相加乘法器Modelsim仿真 14
3.3.1 16×16位移位相加乘法器经典数组运算结果 15
3.3.2 16×16位移位相加乘法器一般情况运算结果 17
第四章 16×16位移位相加乘法器Verilog设计综合 18
4.1 RTL级概念 18
4.2 RTL级综合结果与分析 20
4.3 16位移位相加乘法器电路图 22
结论 26
参考文献 27
附录一 28
致谢 38
第一章 乘法器研究的背景与意义
数字信号处理中需要频繁进行大数据量的乘法运算。乘法器作为数字信号处理器的重要部件,它的速度直接决定了整个处理器的性能。本课题采用verilog HDL设计了一个16位移位相加乘法器。首先介绍了移位相加乘法器的算法以及比较移位相加乘法器,Booth乘法器,Wallace Tree乘法器各自的特点。介绍了本课题在综合时需用到的Design Compiler(DC)综合工具。随后提出了自己的乘法器设计架构设计了一个16位移位相加乘法器。并用Design Compiler(DC)进行了优化。所设计的乘法器是16×16位,基于Altera公司的Modelsim平台上用Verilog_HDL软件进行功能仿真,验证了功能正确,达到了预期的目标。
微处理器的发展随着集成电路的迅猛发展而日新月异。在微处理器芯片中乘法器是进行数字信号处理的核心同时也是微处理器中进行数据处理的关键部件,它已经是现代计算机必不可少的一部分。乘法器的算法也有很多种,例如移位相加算法、布斯(Booth)算法、华莱士树(Wallace Tre
您可能关注的文档
- 4路E反向復用FPGA设计稿方案.doc
- 4路紅外遥控器的设计稿毕业设计稿.doc
- 5000td新型干法水泥廠石灰石圆形预均化堆场工艺设计稿毕业设计稿6092595.doc
- 5000td新型干法水泥廠石灰石圆形预均化堆场工艺设计稿毕业设计稿.doc
- 4×300MW火力發电厂电气部分初步设计稿.doc
- 5000td水泥熟料帶DD型分解炉的NSP窑的设计稿课程设计稿7373997.doc
- 5000噸保鲜库制冷工艺设计稿计算书.docx
- 4萬吨日污水处理厂设计稿总说明书.doc
- 5000td新型干法水泥廠石灰石矩形预均化堆场工艺设计稿毕业设计稿.doc
- 5000td水泥熟料帶DD型分解炉的NSP窑的设计稿课程设计稿.doc
最近下载
- PICC护士进修汇报心得ppt.pptx
- 一次性使用止血套环产品技术要求北京中诺恒康生物科技.docx
- Q/GDW 13238.3—2018 10kV电力电缆采购标准(第3部分:10kV三芯电力电缆-专用技术规范).pdf
- 佛山事业单位真题2023.docx VIP
- 〖地理〗亚洲及欧洲——河流课件-2024-2025学年七年级地理下学期(湘教版2024).pptx VIP
- 水文地质学基础,课件(15章全,共400页).ppt
- 绿城企业文化系列读本绿城管理者论.doc
- 2025年轻人文娱消费趋势图鉴.docx VIP
- GBT17395-2008无缝钢管尺寸外形重量及允许偏差.pdf VIP
- 右正中神经电刺激早期干预对颅脑损伤昏迷患者的临床疗效观察.pdf VIP
文档评论(0)