- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA程序的设计环境搭建和应用
FPGA程序设计及应用 常用FPGA开发环境介绍 Max+Plus II 简介 Quartus II 简介 Quartus II 软件安装 完整设计流程 本项目设计过程 建立工程 Directory,Name,Top-Level Entity栏如下填写 Add Files for the New Project Select Device Select the Specify EDA Tools 进入项目编辑环境 新设计文档建立 文件类型选取 Save AS test.bdf之后如下 库元件选用 VHDL语言文件建立 输入VHDL文本 存盘并加入项目 编译VHDL语言文件 建立元件符号 加入自己设计元件 顶层原理图完成 编译工程,准备门级仿真 建立波形文件 为波形文件添加管脚 建立输入波形信号 进行仿真 仿真结果 管脚定位 TCL脚本文件建立 管脚锁定Tcl脚本输入 TCL脚本文件运行 最后设计完成 编程配置 Byteblaster Parallel port Download Cable ByteblasterMV ByteblasterII Simulator Tool 面板?Start?Report Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. Assignments?Pins 双击,在下拉菜单中选取管脚 双击,在下拉菜单中选取芯片定位 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. Files?New?Tcl Script File Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. 命令码 芯片管脚 设计中的管脚名称 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. Tools?Tcl Scripts,弹出下面对话框,选中要运行和Tcl文件,点Run Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. 利用缺省时序设置进行全编译,为下载配置作准备 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. Tools?Programmer弹出对话框如下 选择要下载的文件 选择编程模式 开始下载 编程进度显示 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. 25-Pin Male Header PC 10-Pin Female Plug The Target Circuit Board PC Parallel Port Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. hwadee * * Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile . Copyright 2004-2011 Aspose Pty Ltd. Max+Plus II:Altera公司针对芯片的开发环境 Quartus II:Altera公司 针对SOPC开发环境 ISE Foundation:Xilinx(FPGA的发明者)公司开发环境 ispLEVER:Lattice(ISP的发明者)公司开发环境 独立于FPGA供应商的第三方开发环境供应商: Altium(原Protel International Limited) E
您可能关注的文档
最近下载
- 《电商生鲜配送发展中的问题及其对策—以盒马鲜生为例》16000字.docx VIP
- 2024高二地理期末复习选必1知识点清单 .pdf VIP
- 生鲜电商的发展问题及对策—以盒马鲜生为例.pdf VIP
- 生鲜电商的发展问题及对策——以盒马鲜生为例.docx VIP
- 田字格word模板(3)最好.doc VIP
- 2024学年九年级上学期第一次月考数学试题及参考答案 .pdf VIP
- 新零售背景下生鲜企业的发展研究——以盒马鲜生为例.docx VIP
- 连锁零售企业物流配送发展现状、问题及对策研究——以盒马鲜生为例.docx VIP
- 桥架多少钱一米?安装大概多少钱?桥架国标厚度是多少?.docx VIP
- 第八章海洋肽类教材.ppt VIP
文档评论(0)