四川大学小学期数电实验精要.ppt

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
四川大学小学期数电实验精要

/ 四川大学电工电子实验中心 7月4日:布置设计任务、讲解;领取元器件、工具 7月5日:查资料、设计电路、仿真 ,初步作出设计报告 7月6、7、8、11、12日:安装调试,完成后老师验收,交电路板和报告,退还工具 7月13日:实践结束(老师:修改报告、提交成绩。同学:搬家) 2016年度实践周《数字石钟》 设计与安装时间安排 《数字石英钟》 课程设计目的 数字石英钟是由数字集成电路做成的现代计时器,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而广泛用于车站、码头、机场等公共场所。 1、培养学生综合运用所学知识,设计小系统电路的能力。 2、提高学生合理布局、独立安装电路的工艺能力。 3、培养学生运用仪器设备调试系统,查找并解除故障的 能力。 数字石英钟的设计要求: 1.基本要求: 设计一个能显示时、分、秒的数字钟,显示时间从00:00:00到23:59:59; 设计电路包括时基信号,时、分、秒计时电路,数字显示电路。 2.扩展功能 校时电路 整点报时电路 数字石英钟的工作原理框图 时基产生电路 主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。整个系统所用的器件种类应尽可能少。下面介绍各功能部件与单元电路的设计。 主体电路的设计 一、振荡电路 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。 74LS00 分频电路的目的 一是产生标准的秒信号。二是得到功能扩展所需的信号。 二、分频电路 1、二分频 把振荡器产生的2MHz的方波信号通过双JK触发器74LS73,二分频后得到一1MHz的方波信号 输 入 输 出 CP J K Qn+1 n+1 × × × 1 0 × × × 0 1 × × × φ φ ↓ 0 0 Qn n ↓ 0 1 0 1 ↓ 1 0 1 0 ↓ 1 1 n Qn ↑ × × Qn n Q Q Q Q 2MHZ 1MHZ “1” 74LS73管脚功能图 2、多级十分频电路 把1MHz的方波信号经过多级10分频,变成标准的1秒信号,作为数字钟的秒脉冲信号。 分频器采用74LS390计数器,该计数器由双二-五-十进制构成。计数器有两个独立的2进制计数器和两个独立的5进制计数器.级联后可构成双十进制计数器(M100=10×10)。 74LS390管脚功能图及功能表 CLR CPA QD QC QB QA H 0 0 0 0 L 0 0 0 1 L 0 0 1 0 L 0 0 1 1 L 0 1 0 0 L 0 1 0 1 L 0 1 1 0 L 0 1 1 1 L 1 0 0 0 L 1 0 0 1 HZ HZ 三 、计数器的设计 1、秒、分60进制计数器的设计 秒和分计数器都是模M=60的计数器 ,其计数规律为00—01—…58—59—00… 用74LS390作60进制的个位计数器,74LS92(二-六-十二进制计数器)作60进制的十位计数器,把它们级联起来构成M=60进制的秒、分计数器。 ÷10 ÷6 ÷10 1秒标准信号 秒个位 秒十位 分个位 计数 QD QC QB QA 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 1 0 0 0 7 1 0 0 1 8 1 0 1 0 9 1 0 1 1 10 1 1 0 0 11 1 1 0 1 复位输入

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档