- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
8088微处理器——最大系统最小系统
第二章微型计算机系统概述 第四讲 8088微处理器--最大系统&最小系统 2.4.1 最小组态的总线形成 (1) 20位地址总线的形成 采用3个8282进行锁存和驱动 Intel 8282是三态透明锁存器,类似有Intel 8283和通用数字集成电路芯片373 三态输出: 输出控制信号有效时,允许数据输出; 无效时,不允许数据输出,呈高阻状态 透明:锁存器的输出能够跟随输入变化 (2) 8位数据总线的形成 采用数据收发器8286进行双向驱动 Intel 8286是8位三态双向缓冲器,类似功能的器件还有Intel 8287、通用数字集成电路245等 另外,接口电路中也经常使用三态单向缓冲器,例如通用数字集成电路244就是一个常用的双4位三态单向缓冲器 (3) 系统控制信号的形成 由8088引脚直接提供 因为基本的控制信号8088引脚中都含有 例如:IO/M*、WR*、RD*等 其它信号的情况看详图 2.4.2 最大组态的引脚定义 8088的数据/地址等引脚在最大组态与最小组态时相同 有些控制信号不相同,主要是用于输出操作编码信号,由总线控制器8288译码产生系统控制信号: S2*、S1*、S0*——3个状态信号 LOCK*——总线封锁信号 QS1、QS0——指令队列状态信号 RQ*/GT0*、RQ*/GT1*——2个总线请求/同意信号 2.4.5 最大组态的总线形成 ⑴ 系统地址总线 采用三态透明锁存器74LS373和三态单向缓冲器74LS244 ⑵ 系统数据总线 通过三态双向缓冲器74LS245形成和驱动 ⑶ 系统控制总线 主要由总线控制器8288形成 MEMR*、MEMW*、IOR*、IOW*、INTA* 2.5 8088的总线时序 时序(Timing)是指信号高低电平(有效或无效)变化及相互间的时间顺序关系。 总线时序描述CPU引脚如何实现总线操作 CPU时序决定系统各部件间的同步和定时 2.5 8088的总线时序(续1) 总线操作是指CPU通过总线对外的各种操作 8088的总线操作主要有: 存储器读、I/O读操作 存储器写、I/O写操作 中断响应操作 总线请求及响应操作 CPU正在进行内部操作、并不进行实际对外操作的空闲状态Ti 2.5 8088的总线时序(续2) 总线周期是指CPU通过总线操作与外部(存储器或I/O端口)进行一次数据交换的过程 指令周期是指一条指令经取指、译码、读写操作数到执行完成的过程 8088的基本总线周期需要4个时钟周期 4个时钟周期编号为T1、T2、T3和T4 总线周期中的时钟周期也被称作“T状态” 时钟周期的时间长度就是时钟频率的倒数 当需要延长总线周期时需要插入等待状态Tw 2.3 8088的总线时序(续3) 任何指令的取指阶段都需要存储器读总线周期,读取的内容是指令代码 任何一条以存储单元为源操作数的指令都将引起存储器读总线周期,任何一条以存储单元为目的操作数的指令都将引起存储器写总线周期 只有执行IN指令才出现I/O读总线周期,执行OUT指令才出现I/O写总线周期 CPU响应可屏蔽中断时生成中断响应总线周期 2.3 8088的总线时序(续4) 总线操作中如何实现时序同步是关键 CPU总线周期采用同步时序: 各部件都以系统时钟信号为基准 当相互不能配合时,快速部件(CPU)插入等待状态等待慢速部件(I/O和存储器) CPU与外设接口常采用异步时序,它们通过应答联络信号实现同步操作 2.3.1 最小组态的总线时序 本节展开微处理器最基本的4种总线周期 存储器读总线周期 存储器写总线周期 I/O读总线周期 I/O写总线周期 存储器写总线周期 I/O写总线周期 存储器读总线周期 I/O读总线周期 插入等待状态Tw 同步时序通过插入等待状态,来使速度差别较大的两部分保持同步 在读写总线周期中,判断是否插入Tw 1. 在T3的前沿检测READY引脚是否有效 2. 如果READY无效,在T3和T4之间插入一个等效于T3的Tw ,转1 3. 如果READY有效,执行完该T状态,进入T4状态 2.5.1 最大组态的写总线时序 最大组态的读总线时序 2.6 IBM PC总线 IBM PC总线是IBM PC/XT机上使用的8位系统总线 有62条信号线,用双列插槽连接,分A面(元件面)和B面(焊接面) 实际上是8088 CPU核心电路总线的扩充和重新驱动 与最大组态下的8088总线相似 * * Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. AD7~AD0 A15~A8 A19/S6~A16/S3
文档评论(0)