- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA实验测试项目
EDA实验测试项目
采用结构描述设计三选一电路。
设计比较三个二进制数的大小关系电路。
用层次电路设计八位二进制全加器电路。
设计BCD码加法器电路。
设计BCD码减法器电路。
设计BCD译码器电路。
设计BCD编码器电路。
设计8位具有同步清零和使能的寄存器。
设计8位具有异步清零和使能的寄存器。
10、设计8位异步清零和使能的锁存器。
11、设计8位同步清零和使能的锁存器。
12、设计五进制加法计数器。
13、设计六进制减法计数器。
14、设计异步清零和置位的十进制加法计数器。
15、设计异步清零和置位的十进制减法计数器。
16、设计两位具有异步清零和置位的十进制加法计数器。
17、设计两位具有异步清零和置位的十进制减法计数器。
18、设计具有异步清零的5倍分频器。
19、设计具有异步清零的8倍分频器。
20、设计具有异步清零的11倍分频器。
21、设计具有异步清零的14倍分频器。
22、从输入数字序列中检测110序列的状态机设计
23、从输入数字序列中检测0110序列的状态机设计
24、设计能够进行1+2+…+50累加运算累加器
25、设计具有异步清零的8位左移移位寄存器
26、设计具有同步清零的8位右移移位寄存器
EDA课程设计题目
1、编写一个8路彩灯控制程序,要求彩灯有以下3种演示花型。
(1)8路彩灯同时亮灭;
(2)从左至右逐个亮(每次只有1路亮);
(3)8路彩灯每次4路灯亮,4路灯灭,且亮灭相间,交替亮灭;在演示过程中,只有当一种花型演示完毕才能转向其他演示花型。
2、用状态机设计一个交通灯控制器,设计要求:A路和B路,每路都有红、黄、绿三种灯,持续时间为:红灯45 s,黄灯5 s,绿灯40 s。A路和B路灯的状态转换是:
(1)A红,B绿(持续时间40 s);
(2)A红,B黄(持续时间5 s);
(3)A绿,B红(持续时间40 s);
(4)A黄,B红(持续时间5 s)。
3、设计一个汽车尾灯控制电路。已知汽车左右两侧各有3个尾灯,要求控制尾灯按如下规则亮灭。
(1)汽车沿直线行驶时,两侧的指示灯全灭;
(2)右转弯时,左侧的指示灯全灭,右侧的指示灯按000,100,010,001,000循环顺序点亮;
(3)左转弯时,右侧的指示灯全灭,左侧的指示灯按与右侧同样的循环顺序点亮;
(4)如果在直行时刹车,两侧的指示灯全亮;如果在转弯时刹车,转弯这一侧的指示灯按上述的循环顺序点亮,另一侧的指示灯全亮。
4、设计一个“1001”串行数据检测器。其输入、输出如下所示:
输入x:000 101 010 010 011 101 001 110 101
输出z:000 000 000 010 010 000 001 000 000
5、设计一个数字跑表,该跑表具有复位、暂停、秒表计时等功能。
跑表设三个输入端,分别为时钟输入(CLK)、复位(CLR)和启动/暂停(PAUSE)按键。复位信号高电平有效,可对跑表异步清零;当启动/暂停键为低电平时跑表开始计时,为高电平时暂停,变低后在原来的数值基础上继续计数。
6、用Verilog语言设计一个多功能数字钟,数字钟具有下述功能
(1)计时功能:包括时、分、秒的计时。
(2)定时与闹钟功能:能在设定的时间发出闹铃音。
(3)校时功能:对小时、分钟和秒能手动调整以校准时间。
(4)整点报时功能:每逢整点,产生“嘀嘀嘀嘀—嘟”,四短一长的报时音。
7、 十六进制7段数码显示译码器设计
8、十进制七段数码显示译码器设计
9、模可控计数器设计
10、数码扫描显示电路设计
11、串行静态显示控制电路设计
文档评论(0)