基于FPGA的科研训练范例-薛冰许德新.docVIP

  • 5
  • 0
  • 约3.31万字
  • 约 38页
  • 2017-03-28 发布于重庆
  • 举报
基于FPGA的科研训练范例-薛冰许德新

基于FPGA的科研训练范例 8.1 可编程逻辑器件基本知识 可编程逻辑器件(Programmable Logic Device,PLD)起源于20世纪70年代,是在专用集成电路(ASIC)的基础上发展起来的一种新型逻辑器件,是当今数字系统设计的主要平台,其主要特点是完全由用户通过软件进行配置和编程,从而完成特定的功能,且可以反复擦写。 8.1.1 可编程逻辑器件的发展及分类 可编程逻辑器件根据集成密度可分为低密度可编程逻辑器件(LDPLD)和高密度可编程逻辑器件(HDPLD)两类。LDPLD主要是指早期发展起来的PLD,它包括PROM、PLA、PAL和GAL四种,其集成密度一般小于700门/片,这里的门是指PLD等效门。HDPLD包括EPLD、CPLD和FPGA三种,其集成密度大于700门/片。随着集成工艺的发展,HDPLD的集成密度不断增加,性能不断提高。目前集成度最高的HDPLD可达数百万门/片。目前,常用的可编程逻辑器件都是从与或阵列和门阵列发展起来的,所以可以从结构上将其分为两大类:(1) 阵列型PLD。(2) 现场可编程门阵列FPGA。阵列型PLD的基本结构由与阵列和或阵列组成。简单PLD(PROM、PLA、PAL和GAL)、EPLD和CPLD都属于阵列型PLD。 可擦除可编程逻辑器件EPLD(Erasable PLD) 是Altera公司推出的基于E2CMOS编程工

文档评论(0)

1亿VIP精品文档

相关文档