EDA的技术与应用讲义第0章节概述.pptVIP

  1. 1、本文档共72页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA的技术与应用讲义第0章节概述

第0章 概 论 EDA技术与应用 课程讲义 本章内容 EDA技术的发展历史 EDA技术实现目标 硬件描述语言VHDL概述 EDA技术与传统电子设计方法的比较 EDA技术的发展趋势 培根说:-Histories make men wise 让我们先看看EDA的历史 数字集成电路的发展 晶体管(1955 William Shockley) 小中规模集成电路(1960年代) 超大规模集成电路VLSIC(1970年代) 专用集成电路 ASIC (1980年代 ) PLD(1970年代 ) FPGA(Xilinx公司,1984年) 好了,我们知道了“米”由来 现在我们来学习“煮饭”的方法 什么是EDA 电子设计自动化(Electronic Design Automation)指设计者利用计算机及相关应用软件完成电子系统设计任务。 EDA的三个阶段 CAD? Computer Assist Design 70年代 CAE ?Computer Assist Engineering Design 80年代 ESDA Electronic System Design Automation 90年代 CAD阶段 1:选用SSI.MSI如各种逻辑门.触发器.寄存器.编码译码器。 2:用Tango (Protel)等软件布线,焊接在PCB(Printed Circuit Board)上调试。 现在还存在吗? CAE阶段(1980~1990) 集成电路设计各个阶段的集成工具的产生 (原理图输入、编译和连接、逻辑模拟、测试码生成、版图自动布局、单元库的建立) 实现从设计输入到版图输出的全程自动化 ASIC芯片应用日益广泛 CAE阶段的2大特点 ASIC 大行其道 实现了 设计的自动化 但 设计 仍 采用 图形方式 ESDA阶段 使用HDL语言进行设计 高层综合(行为级)取得进展 物理设计和逻辑设计的融合,在设计初期就考虑芯片物理结构的影响 可测试性设计广泛使用(JTAG) IP核大量使用 EDA阶段的结果 FPGA/CPLD器件取代部分ASIC器件应用 系统设计者或者线路板设计者成为芯片设计者 本课程的就是:? 学习 如何使用 可编程逻辑器件 进行 电子系统设计 的方法 一切都是命运 一切都是烟云 一切都是没有结局的开始 ······· -北岛 EDA技术已经开始,那么 她的结局是? EDA技术的终极目标是:? 完成ASIC (专用集成电路) 的设计和实现 板级或者系统级的 应用系统设计者 也能 设计 IC (芯片) ^_^,你、我…… 了不起吧?!! 如何实现? 3个途径 途径一:使用可编程逻辑器件 使用FPGA/CPLD 特点: 灵活性 通用性好 上市周期块 对于小批量产品成本低 途径二:半定制或者全定制ASIC 分类 门阵列ASIC 标准单元ASIC 全定制ASIC 特点 价格低 性能好 具有知识产权,保密性好 途径三:混合ASIC设计 是前2种方法的混合体 - 不是 模拟和数字的混合体 既具有FPGA可编程逻辑资源, 也含有可调用的硬件标准单元模块(CPU,RAM,ROM,硬件加法器,乘法器 锁相环) 例如:ALTERA公司的Virtex-4系列, StratixII系列 硬件描述语言:起源 是电子电路的文本描述。 最早的发明者:美国国防部,VHDL,1983 大浪淘沙,为大者二: VHDL 和 Verilog HDL 其他的小兄弟: ABEL、AHDL、System Verilog、System C。 一个D触发器的VHDL代码例子 -- VHDL code position: p83_ex4_11_DFF1 ------------------------------------------------------------------------------- -- LIBARY IEEE; -- USE IEEE.STD_LOGIC_1164.ALL; ENTITY DFF1 IS PORT ( CLK : IN BIT; D : IN BIT; Q : OUT BIT ); END ENTITY DFF1; ARCHITECTURE bhv OF DFF1 IS BEGIN PROCESS(CLK) BEGIN IF CLKEVENT AND (CLK=1) AND ( CLKLAST_VALUE = 0) THEN -- 严格的CL

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档