网站大量收购闲置独家精品文档,联系QQ:2885784924

位十进制计数器_.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
位十进制计数器_

目 录 1引言总体设计方案设计思路设计框图3设计原理分析…2 3.1.1计数电路所用元器件 …………………………………………………………………2 3.1.2计数电路工作原理 ……………………………………………………………………2 3.2锁存电路及原理 …………………………………………………………………………3 3.2.1锁存电路所用元器件 …………………………………………………………………3 3.2.2锁存电路工作原理 ……………………………………………………………………3 3.3译码显示电路及工作原理 ………………………………………………………………4 3.3.1译码显示电路所用元器件 ……………………………………………………………4 3.3.2 译码显示电路工作原理 ……………………………………………………………4 4电路仿真结果 ………………………………………………………………………………6 5总结与体会…6 参考文献 ……………………………………………………………………………………7 6位十进制记数显示电路 摘 要:此次设计完成采用数码管显示,并且具有计数数据锁存和清零功能的6位十进制计数显示器。 关键词:计数 锁存 显示 1 引言 随着芯片应用的日益推广,芯片的种类也越来越多,计数功能的芯片种类也是多种多样.常见的有液晶显示计时器,石英电子计时器,电磁计时器.本设计是用常见的简单芯片组合成一个6位十进制的计数器,可以对0-999999之间的任何一个数进行计数,并且具有手动锁存功能和清零功能.74LS47 是BCD-7段译码器/驱动器, 是数字集成电路,用于将BCD码转化成数码块中的数字,然后我们就能看到从0-9的数字。74LS90是异步二—五—十进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。74LS373是常用的地址锁存器芯片,它实质是一个是带三态缓冲输出的8D触发器,在单片机系统中为了扩展外部存储器,通常需要一块74LS373芯片。 2 总体设计方案 本设计以74LS90芯片作为计数芯片,用74LS373芯片实现锁存功能,并用74LS48芯片作为译码显示器件。 2.1 设计思路 设计中从外部输入信号,用74LS90实现计数功能,通过8D锁存器传输给7段译码管74LS48接一显示器来显示计数.设计中准备用6块74LS90来计数.芯片的一个脉冲输入端CP1接芯片的Q0端实现自主计数,第一级进位输出接到第二级的脉冲输入端CP0以实现进位,既当第一位产生进位信号时第二级才开始计数,依次类推以实现6位十进制计数功能.其中8D锁存器接一手动开关实现锁存功能,74LS90接一开关实现手动清零的功能。 2.2 总体设计框图 设计流程图如图1所示: 图1 设计流程图 3 设计原理分析 3.1计数电路工作原理与分析 3.1.1计数电路所用元器件 十进制计数器74LS90六块 ,开关一个。 3.1.2计数电路工作原理 本设计为6位十进制计数显示器,计数部分用十进制计数器74LS90实现,第一个CLK0接脉冲输入信号,CLK1接Q0实现自主计数功能,下一级的CLK0接上一级的进位信号输出,当产生进位信号时,开始计数,以此实现6位十进制计数。MS1,MS2,MR1,MR2为使能端,当MS1,MS2,MR1为高电平,MR2为低电平时实现清零功能。MS1,MS2,MR1,MR2同时为低时实现计数功能。CLKO接脉冲信号,CLK1接Q0实现自主计数,Q 为进位信号输出端。 74LS90管脚排列图如图2所示: 图2 图2 74LS90管脚排列图 74LS90的功能表如表1所示: 表1 74LS90的功能表 复位/设置/输入 输出 MS1 MS2 MR1 MR2 Q3 Q2 Q1 Q0 H H H L L L L L H H X L L L L L X X H H H L L H L X L X 计数 L X X L X L X L X L L X 注释:H表示高电平,L表示低电平,X表示任意电平。 计数部分原理图如图3所示: 图3 计数部分原理图 3.2锁存电路及原理 3.2.1锁存电路所用元器件 8D锁存器74LS373三块,开关一个。 3.2.2锁存电路工作原理 锁存部分用8D锁存器74LS373实现,当74LS373的CP端为高电平时完成正常的输出,当为低电平时输出低电平到来前的一个高电平时的状态,并暂停显示,实现锁存功能,同理CP端可以通过开关来手动控制输入高低电平。正常工作时/OE接低电平,LE端即为CP端,LE为高电平时正常计数,LE为低电平时实现锁存功能。 74LS373

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档