- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验常规数据通路组成实验
实验三 常规数据通路组成实验
姓名:李云娜 班级:软件1102 学号:201116040225
一、实验目的
1、将双端口通用寄存器和双端口存储器模块联机。
2、进一步熟悉计算机的数据通路。
3、掌握数字逻辑电路中故障的一般规律,以及排除故障的一般原则和方法。
4、锻炼分析问题与解决问题的能力,在出现故障的情况下,独立分析故障现象,并排除故障。
二、实验类型
验证型。
三、实验仪器
1、TEC-4计算机组成原理实验仪一台。
2、双踪示波器一台。
3、直流万用表一只。
4、逻辑测试笔一支。
四、实验原理
图3示出了数据通路实验电路图,它是将双端口存储器实验模块和一个双端口通用寄存器模块(RF)连接在一起形成的。双端口存储器的指令端口不参与本次实验。通用寄存器堆连接运算器模块,本实验涉及其中的操作数寄存器DR2。
由于双端口存储器RAM是三态输出,因而可以将它直接连接到数据总线DBUS上,此外,DBUS上还连接着双端口通用寄存器堆。这样,写入存储器的数据可由通用寄存器提供,而从存储器RAM读出的数据也可送到通用寄存器堆保存。
双端口存储器RAM已在实验二中使用过,DR2在实验一中使用过。通用寄存器堆RF(U32)由一个ISP1016实现,功能上与两个4位的MC14580并联构成的寄存器堆类似。RF内含四个8位的通用寄存器R0,R1,R2,R3,带有一个写入端口和两个输出端口,从而可以同时写入一路数据。读出两种数据。
写入端口取名为WR端口,连接一个8位的暂存寄存器(U14)ER,这是一个74HC374。输出端口名为RS(B端口)、RD端口(A端口),连接运算器模块的两个操作数寄存器DR1,DR2。RS端口(B端口)的数据输出还可通过一个8位的三态门RSO(U15)直接向DBUS输出。
双端口通用寄存器堆模块的控制信号中,RS1,RS0用于选择从RS端口(B端口)读出的通用寄存器,RD1,RD0用于和选择从RD端口(A端口)读出的通用寄存器。而WR1,WR0则用于选择从WR端口写入的通用寄存器。WRD是写入控制信号。当WRD=1时,在T2上升沿的时刻,将暂存寄存器ER中的数据写入通用寄存器堆中的RD1,RD0选中的寄存器;当WRD=0时,ER中的数据不写入通用寄存器中,LDER信号控制ER从DBUS写入数据,当LDER=1时,在T4的上升沿,DBUS上的数据写入ER。RS-BUS#信号则控制RS端口到DBUS的输出三态门,是一个低电平有效信号。以上控制信号各自连接一个二进制开关K0-K15。
实验内容
(1)将实验电路与控制台的有关信号进行线路连接,方法同前面的实验。
图3 数据通路实验电路图
(2)用8位数据开关向RF中的四个通用寄存器分别置入以下数据:R0=0FH,R1=0F0H,R2=55H,R3=0AAH。
给R0置入0FH的步骤是:先用8位数码开关SW0-SW7将0FH置入ER,并且选择WR1=0、WR=0、WRD=1,再将ER的数据置入R0,给其他通用寄存器置入数据的步骤与此类似。
(3)分别将R0至R3中的数据同时读入到DR2寄存器中和DBUS上,观察其数据是否存入R0至R3中的数据,并记录数据。其中DBUS上的数据可直接用指示灯显示,DR2中的数据可通过运算器ALU,用直通方式将其送往DBUS。
(4)用8位数码开关SW0-SW7向AR1送入一个地址0FH,然后将R0中的0FH写入双端口RAM。
用同样的方法,依次将R1至R3中的数据写入RAM中的0F0H,55H,0AAH单元。
(5)分别将RAM中的0AAH单元的数据写入R0,55H单元的数据写入R1,0F0H单元写入R2,0FH单元写入R3。然后将R3,R2,R1,R0中的数据读出到DBUS上,通过指示灯验证读出的数据是否正确,并记录数据。
(6)进行RF并行输入输出试验。
1)选择RS端口(B端口)对应R0,RD端口(A端口)对应R1,WR端口对应R2,并使WRD=1,观察并行输入输出的结果。选择RS端口对应R2,验证刚才的写入是否生效。记录数据。
2)保持RS端口(B端口)和WR端口同时对应R2,WRD=1时,而ER中置入新的数据,观察并行输入输出的结果,RS端口输出的是旧的还是新的数据?
(7)在数据传送过程中,发现了什么故障?如何克服的。
实验步骤
令K0(CEL#)= 1,K1(LRW) = 1,K2(CER)= 0,K3(LDAR1) = 1,K4(LDAR2)= 0,K5(SW_BUS#) = 0,K6(LDIR)= 0。将IR/DBUS开关拨到DBUS位置,将AR1/AR2开关拨到AR1位置。置SW7—SW0 = 00H,按一次QD按钮,将00H写入AR1,绿色的地址指示灯应显示00H。
令K0(CEL#)= 0,K1(LRW)=
文档评论(0)