- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
带有复位和时钟使能的进制计数器和带有并行置位的移位寄存器
实 验 报 告
实验课程名称 EDA技术实验
带有复位和时钟使能的10进制计数器和
实验项目名称 带有复位和时钟使能的10进制计数器
年 级 21010级
专 业 电子信息工程
学生姓名 蒋林萍
学 号 1020040442
科技学院
实验时间: 2012 年 11 月 28 日
EDA技术实验报告
贵州大学科技学院 电子信息工程2010级 蒋林萍 学号:1020040442
实验名称:带有复位和时钟使能的10进制计数器和带有并行置位的移位寄存器
1、 实验目的
(1)熟悉进程和VARIABLE的运用
(2)学习移位寄存器的设计方法
(3)进一步熟悉VHDL语法、语句
2 、实验内容
(1)运用QuartusII集成环境下的VHDL文本设计方法设计带有复位和时钟使能的十进制计数器,要求对输入的脉冲信号进行计数。要求具有复位和使能功能,并能输出进位信号。进行波形仿真和分析。
(2)运用QuartusII集成环境下的VHDL文本设计方法设计带有并行置位的移位寄存器,要求具有置位功能。进行波形仿真和分析。
3、 实验步骤及参考程序
带有复位和时钟使能的10进制计数器
程序代码如下:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY CNT10 IS
PORT(CLK,RST,EN:IN STD_LOGIC;
CQ:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
COUT:OUT STD_LOGIC);
END CNT10;
ARCHITECTURE behav OF CNT10 IS
BEGIN
PROCESS(CLK,RST,EN)
VARIABLE CQI:STD_LOGIC_VECTOR(3 DOWNTO 0);
BEGIN
IF RST=1 THEN CQI:=(OTHERS=0);
ELSIF CLKEVENT AND CLK=1 THEN
IF EN=1 THEN
IF CQI1001 THEN CQI:=CQI+1;
ELSE CQI:=(OTHERS=0);
END IF;
END IF;
END IF;
IF CQI=1001 THEN COUT=1;
ELSE COUT=0;
END IF;
CQ=CQI;
END PROCESS;
END behav;
①.实验程序功能分析:
当时钟信号CLK、复位信号RST或时钟使能信号EN中任一信号发生变化,都将启动PROCESS进程语句。此时如果RST为1,将对计数器进行清零,即复位,这项操作独立于CLK,因而称为异步;如果RST为0,则看时钟信号上升沿;如果此时有CLK信号,又测得EN=1,即允许计数器计数,此时若满足计数值小于1001,即CQI9,计数器将进行正常计数,即执行语句CQI:=CQI+1,否则对CQI清零;但如果测得EN=0,则跳出IF语句,使CQI保持原值,并将计数值向端口输出:CQ=CQI. 第二个IF语句的功能是当计数器CQI的计数值达到9时,输出高电平,作为十进制计数的进位溢出信号COUT,而当CQI为其他值时,输出低电平0。
②TRL Viewer电路图如下:
③仿真波形图如下:
④实验结果分析:
当EN=1和RST=0时,计数器开始计数,当计到9时,产生进位;当EN=0时,计数器保持不变;RST=1时,计数器清零。
(2)带有并行置位的移位寄存器
程序代码如下:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY SHFRT IS
PORT(CLK,LOAD:IN STD_LOGIC;
DIN:IN STD_LOGIC_VECTOR(7 DOWNTO 0);
QB:OUT STD_LOGIC);
END SHFRT;
ARCHITECTURE behav OF SHFRT IS
BEGIN
PROCESS(CLK,LOAD)
VARIABLE REG8:STD_LOGIC_VECTOR(7 DOWNTO 0);
BEGIN
您可能关注的文档
- 届高考物理轮复习课时跟踪检测(十)电磁感应现象楞次定律.doc
- 届高考物理轮冲刺专题练:专题十波粒象性原子结构和原子核(含详解,重温真题).doc
- 届高考物理轮复习重要题型名师精讲之圆周运动的临界问题.doc
- 届高考物理轮复习重要题型名师精讲之光学讲光的折射全反射光的波动性.doc
- 届高考生物轮同步复习训练:《现代生物进化理论的主要内容》.doc
- 届高考生物轮复习黄金考点汇编讲遗传的基本规律和伴性遗传(含解析).doc
- 届高考生物轮复习种群群落测试题新人教版.doc
- 届高考生物单元细胞的生命历程讲细胞的分化衰老和凋亡及癌变.doc
- 届高考生物轮考点专题检测试题.doc
- 届高考生物轮阶段性过关测试题6.doc
文档评论(0)