- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章 输入输出系统 第5章 输入输出系统 5.1 概述 5.2 微型机与输入输出设备的信息交换 5.3 8259A中断控制器 5.4 DMA控制器 5.1 概述 5.1.1 接口电路 5.1.2 输入输出端口 5.1.3 I/O端口的地址译码 5.1.1 接口电路 I/O接口通常应具有下列功能: 数据暂存功能 通信联络功能 地址译码和端口读写功能 数据转换功能 中断管理功能 5.1.2 输入输出端口 通常把接口电路中CPU可以访问的每一个寄存器或控制电路称为一个I/O端口。 1. 端口的分类 数据口: 接收CPU的数据或将外设的数据送往CPU。 状态口: 用来接收反映外设或接口本身工作状态的端口。 控制口: 用来接收CPU发出的各种命令以控制接口和外设操作的端口。 2. I/O端口的编址方式 存储器映像方式 独立编址方式 2. I/O端口的编址方式 存储器映像方式—统一编址 将I/O端口当做存储单元,即每个端口占一个存储单元地址,存储器和I/O端口共用统一的地址空间。 优点: 访问内存的指令也可用于访问I/O端口。 缺点:存储器可用空间减少。 独立编址方式 存储器和I/O端口建立两个完全独立的地址空间。 优点: 采用专门的I/O指令,指令简单,需要的硬件控制电路简单,执行速度快。 缺点: I/O指令功能弱、类型单一,需要专设控制I/O读写的引脚信号(如M/IO) 。 PC系列微型机采用独立编址方式。 5.1.3 I/O端口的地址译码 下面以IBM PC/XT为例说明系统I/O端口地址的分配及I/O端口地址的译码方法。 IBM PC/XT中使用独立的I/O编址方式。使用A9~A0共10位地址,可对210=1024个I/O端口进行寻址。 1. 用门电路设计口地址译码电路 2. 用译码器设计口地址译码电路 1. 用门电路设计口地址译码电路 2. 用译码器设计口地址译码电路 5.2 微型机与输入输出设备的信息交换 5.2.1 无条件传送方式 5.2.2 程序查询方式 5.2.3 中断控制方式 5.2.4 DMA方式 5.2.1 无条件传送方式 外设总被认为处于“待命”状态,不需要预先查询外设状态而直接执行IN/OUT指令传送数据。 5.2.2 程序查询方式 接口中除了数据口外,还需要状态口。传输数据前需先读取状态口中的状态标志信息。 1. 查询方式输入 5.2.2 程序查询方式 SCAN: MOV DX, 状态口地址 IN AL, DX TEST AL, 1 JNZ SCAN MOV AL, 数据 OUT DX, AL 5.2.3 中断控制方式 程序查询方式:CPU为主控方,CPU主动查询接口状态。 中断控制方式:外设为主控方,接口主动向CPU提出中断请求。 5.2.4 DMA方式 DMA方式在主存与外设间直接进行数据传送,也称为直接存储器存取方式(direct memory access,DMA)。 DMA传送方式把外设与内存交换信息的操作与控制交给了DMA控制器,简化了CPU对输入/输出的控制。 微型机与输入输出设备的信息交换 无条件传送方式 程序查询方式 中断控制方式 DMA方式 5.3 8259A中断控制器 8086的硬件中断机制 8086/8088微处理器的硬件中断有非屏蔽中断请求和可屏蔽中断请求两种。 非屏蔽中断请求:中断类型码由8086/8088内部产生,值为2,没有选择。 可屏蔽中断请求:8086/8088在中断响应周期要从数据总线上读取中断类型码。虽然只有一根可屏蔽中断请求信号,但可以通过向8086/8088提供不同的中断类型码,来实现对不同硬件中断请求的区别响应。 CPU只有一个INTR引脚,当系统有多个中断源时怎么办? 8259A是可编程中断控制器,可以管理8级中断。 5.3.2 8259A的内部结构与中断过程 1. Intel 8259A的内部结构 优先权分析器PR 优先权分析器PR将IRRi (=1)的优先权与ISRi的优先权进行分析比较,以确定是否将IRRi (=1)的中断请求通过INT信号提交给微处理器。 如果IRRi=1,其优先权高于目前ISR中=1的各位所表示中断源的优先权,则8259A将INT=1,向微处理器提出中断请求;并在微处理器响应该中断请求时将相应的ISRi=1; 如果IRRi=1,其优先权等
文档评论(0)