第二章微处理器解析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 微处理器 2.1 8086微处理器的结构 2.1.1 8086的功能结构 2.1.2 8086的寄存器结构 2.1.3 8086的工作模式和引脚特性 2.2 8086的系统组成和总线时序 2.2.1 8086的系统组成 2.2.2 8086的总线时序 2.3 高档微处理器 2.3.1 80386微处理器 2.3.2 Pentium微处理器 2.3.3 Intel新技术 第2章 微处理器 微处理器,中央处理单元(Central Processing Unit,CPU) 采用大规模(LSI)或超大规模集成电路(VLSI)技术制成的半导体芯片。 它将控制单元,寄存器组,算术逻辑单元(ALU)及内部总线集成在芯片上,组成具有运算器和控制器功能的部件。 2.1 8086微处理器的结构 8086是Intel系列的第三代16位微处理器 HMOS高密度工艺 每片集成4万多只晶体管 单一+5v电源 主频为5MHz/10MHz 内部和外部的数据总线宽度是16位,地址总线宽度20位,可导址空间达220,即1MB。 2.1.1 8086的功能结构 执行部件EU(Execution Unit) 由运算器、寄存器组、控制器等组成,负责指令的执行 总线接口部件BIU(Bus Interface Unit) 由指令队列、地址加法器、总线控制逻辑等组成,负责与系统总线打交道 8086CPU的内部功能结构框图 1.执行部件EU (1)EU的功能: A. 从BIU的指令队列缓冲器中取出指令,由EU控制器的指令译码器译码产生相应的操作控制信号给各部件 B. 对操作数进行算术运算和逻辑运算,并将运算结果的状态特征保存到状态寄存器FR中 C. EU不直接与CPU外部系统相连,当需要与主存储器或I/O设备交换数据时,EU向BIU发出命令,并提供给BIU16位有效地址及所需传送的数据 1.执行部件EU (2)执行部件EU的组成 A. EU由算术逻辑单元ALU B. 通用数据寄存器组 C. 地址指针和变址寄存器 D. 标志寄存器 E. 数据暂存寄存器 F. EU控制器组成 1.执行部件EU (3)EU的特点: A.通用数据寄存器AX,BX,CX,DX,既可以作16位寄存器使用,也可以分成高、低8位分别作两个8位寄存器使用。地址指针BP,SP和变址寄存器SI,DI都是16位寄存器。 B.ALU的核心是16位二进制加法器 C.16位状态标志寄存器(7位未用)存放操作后的状态特征和设置的控制标志。如下图所示: D.EU控制器是执行指令的控制电路,实现从队列中取指令、译码、产生控制信号等。 2.总线接口部件BIU (1) BIU的功能: 1) BIU从主存取指令送到指令队列缓冲器 2) CPU执行指令时,总线接口单元要配合EU从指定的主存单元或外设端口中取数据,将数据传送给EU或把EU的操作结果传送到指定的主存单元或外设端口中 3) 计算并形成访问存储器的20位物理地址 2.总线接口部件BIU (3)BIU的组成: 1) 4个16位段寄存器 2) 16位指令指针寄存器 3) 20位物理地址加法器 4) 6字节指令队列及总线控制逻辑 2.总线接口部件BIU (3)BIU的特点: 1) 指令队列是由6个字节的寄存器组成(8088指令队列由4个字节组成),采用“先进先出”原则。 2) 地址加法器是用来产生20位存储器物理地址的。物理地址的计算公式为: 物理地址(20位)= 段基址(16位)×16+ 偏移地址(16位) 3) 8086分配20条引脚线分时传送20位地址,16位数据和4位状态信息。 2.总线接口部件BIU 2.1.2 8086的寄存器结构 三组信息寄存器 通用数据寄存器组 地址指针和变址寄存器 段寄存器组 一个标志寄存器 指令指针寄存器IP 1.通用数据寄存器 四个16位通用寄存器AX,BX,CX和DX 可以拆成两个独立的8位寄存器使用 参与算术和逻辑运算,但它们还有各自特殊的用途。 2.指针及变址寄存器(4个16位寄存器) EU中有两个地址指针寄存器和两个变址寄存器,它们分别为: SP(Stack Pointer),堆栈指针寄存器 BP(Base Pointer),基址指针寄存器 SI (Source Index),源变址寄存器 DI (Destination Index),目的变址寄存器 它们的应用如图所示: 8086寄存器的特别说明 (1)8086的堆栈及堆栈操作有以下特点: 双字节操作。即每次进、出栈的数据均为两字节。且高位字节对应高地址,低位字节对应低地址。无论是源操作数还是目的操作数,也无论是存储器操作数还是寄存器操作数,都必须按这个原则执行。 堆栈向低地址方向生成。数据每次进栈时堆栈指针SP向低地址方向移动(减2);反之,数据出栈

文档评论(0)

xuefei111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档