- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术 主讲:牛军浩 软件版本:quartus7.2 使用教材:EDA技术实用教程-VHDL版 教学目的 译码器 接口芯片 计数器 秒表 信号源 逻辑编译 逻辑化简 逻辑分割 逻辑综合 逻辑优化 仿真测试 课程大纲 概述 EDA设计流程及其工具FPGA/CPLD的工作原理,结构及特点 原理图输入设计方法 VHDL设计方法 VHDL的基本语法、并发程序设计的基本方法 电子系统设计与实例 第一章 EDA技术概述 1.1 EDA技术及其发展 1.2 硬件描述语言HDL 1.3 EDA的设计方法 1.4 EDA的发展趋势 1.1 EDA技术及其发展 EDA技术功能 它依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言HDL(Hardware Description Language)为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、逻辑化简、逻辑分割、逻辑综合、结构综合(布局布线),以及逻辑优化和仿真测试,直至实现既定的电子线路系统功能。 1.1 EDA技术及其发展 2. EDA技术范畴 计算机辅助设计CAD 设计自动化DA 电子设计自动化EDA Computer-Aided Design Design Automation Electronic Design Automation 1.1 EDA技术及其发展 3. EDA技术基本概念 FPGA:现场可编程门阵列 Field Programmable Gate Array CPLD:复杂可编程逻辑器件 Complex Programmable Logic Device ASIC:专用集成电路 Application Specific Integrated Circuit IP核:知识产权核 Intellectual Property 1.1 EDA技术及其发展 4. EDA技术发展阶段 EDA技术发展阶段 20世纪80年代 20世纪70年代 20世纪90年代 MOS工艺 PLD技术 CMOS工艺 CPLD/FPGA CAE、CAD 超深亚微米技术 EDA技术 1.2 EDA技术实现目标 1. EDA技术的最终目标 完成专用集成电路ASIC的设计和实现,ASIC作为最终的物理平台,集中容纳了用户通过EDA技术将电子应用系统的既定功能和技术指标具体实现的硬件实体。 1.2 EDA技术实现目标 2. ASIC的实现途径 a. 超大规模可编程逻辑器件 b. 半定制或全定制ASIC c. 混合ASIC FPGA、CPLD 面向用户,灵活、通用,硬件测试和实现快捷,开发效率高,成本低,上市时间短,维护简单 门阵列ASIC、标准单元ASIC和全定制ASIC 主要是指既具有面向用户的FPGA可编程功能和逻辑资源,同时也含有可方便调用和配置的硬件标准单元模块。 1.3 硬件描述语言HDL 1. 常用HDL VHDL Verilog HDL System Verilog System C 1.3 硬件描述语言HDL 2. VHDL简介 VHDL的英文全名是 VHSIC(Very High Speed Integrated Circuit)Hardware Description Language 1983年由美国国防部(DOD)发起创建 由IEEE进一步发展并成为标准 IEEE 1076-1987 IEEE 1076-1993 最新标准为IEEE 1076-2002 1.3 硬件描述语言HDL 3. Verilog HDL简介 Verilog 是由 C 语言发展而来的 HDL 由GDA(Gateway Design Automation)公司在1983年首创 1985年推出Verilog-XL仿真器 1989年Cadencen收购GDA,Verilog成为Cadence公司独家专利 1990年正式发布并促成标准IEEE 1364 最新标准为IEEE 1364-2005 1.3 硬件描述语言HDL 4. System Verilog简介 源自Verilog语言 2002年6月由Accellera标准组织推出 是首个统一硬件描述与验证语言工业标准 扩展Verilog建模能力 目标是提高具有大量门电路的、基于VC(虚核)的、总线密集芯片的设计效率 由标准 IEEE 1800 定义 1.3 硬件描述语言HDL 5. System C简介 1999年,由OSCI(Open SystemC Initiative)组织发起 通过实现新的C++类库,提供面向硬件结构的设计与验证方法 扩展C++类库进行系统建模 由标准IEEE 1666-2005 定义 最新版本为SystemC 2.1 V1 1.4 基于VHDL设计方法
您可能关注的文档
最近下载
- VirtualLab软件操作和实例剖析培训讲义.pptx
- DB52T 1807-2024 农田地膜残留监测技术规范.docx VIP
- 污水处理药剂采购投标方案(技术标 347页).docx VIP
- T∕CECA-G 0049-2020 “领跑者”标准评价要求 通风机.docx VIP
- 二级注册计量师:二级注册计量师.doc VIP
- GB50286-2013 堤防工程设计规范.docx
- 基础营养学题库.doc VIP
- 2024年大学试题(艺术学)-美术鉴赏笔试考试历年典型考题及考点含含答案.docx
- 抚养权变更协议.docx VIP
- GB∕T 4728.1-2018 电气简图用图形符号 第1部分一般要求.pdf
文档评论(0)