第9章节数字电路eda综合的设计.pptVIP

  • 31
  • 0
  • 约3.05万字
  • 约 83页
  • 2017-03-31 发布于四川
  • 举报
第9章节数字电路eda综合的设计

第9章 数字电路EDA综合设计 9.1 常用组合电路模块的设计 9.2 常用时序电路模块的设计 9.3 复杂数字系统的设计 9.4 提高数字系统性能的方法 9.1 常用组合电路模块的设计 一、简单门电路 二、译码器与编码器 三、数据选择器 四、奇偶校验产生器 9.1 常用组合电路模块的设计 一、简单门电路 [例9.1] 基本门电路的几种描述方法 9.1 常用组合电路模块的设计 9.1 常用组合电路模块的设计 (3)用过程赋值语句描述 ——在always块内写出逻辑表达式 9.1 常用组合电路模块的设计 二、译码器与编码器 1. 译码器decoder 译码器:将输入的二进制代码翻译成相应的输出信号,以表示编码时所赋予原意的电路。 多条件译码电路大多用case语句实现——只需知道真值表。 9.1 常用组合电路模块的设计 9.1 常用组合电路模块的设计 2. 编码器encoder 编码器:将一个输入信号编码成一组二进制代码输出。 优先编码器:如有两个或两个以上的输入有效时,“优先”按其中输入编号最大的输入进行编码,输出为对应输入编号或其反码。 利用if_else语句的分支具有先后顺序的特点,用if_else语句可方便地实现优先编码器。 9.1 常用组合电路模块的设计 9.1 常用组合电路模块的设计 三、数据选择器(MUX) 逻辑功能——根据控制

文档评论(0)

1亿VIP精品文档

相关文档