位十进制加法计数器.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
位十进制加法计数器

四位十进制加法计数器 实训目的 巩固编译、仿真VHDL文件的方法。 掌握VHDL程序顺序语句的应用。 掌握四位二进制加法计数器的工作原理。 实训器材 计算机与Quartus Ⅱ工具软件。 实训指导 实训原理 四位十进制加法计数器真值表如表6-1所示。 表6-1 四位十进制加法计数器的真值表 输入 输出 CR LD CP DIR D3 D2 D1 D0 Q3 Q2 Q1 Q0 1 X X X X X X X 0 0 0 0 0 0 X X d3 d2 d1 d0 d3 d2 d1 d0 0 1 ↑ 1 X X X X 加 法 计 数 0 1 ↑ 0 X X X X 减 法 计 数 0 1 1 X X X X X 保 持 (二)实训步骤 设计输入VHDL文件 建立工程项目。 建立VHDL文件。 设计输入VHDL文件,可用IF语句或CASE语句等顺序语句设计。 VHDL代码如下: LIBRARY ieee; USE ieee.std_logic_1164.ALL; USE ieee.std_logic_unsigned.ALL; ENTITY JIAJIANJISHU IS PORT(D:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CR,CP,LD,DIR:IN STD_LOGIC; CO,BO:OUT STD_LOGIC; Q:BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0)); END JIAJIANJISHU; ARCHITECTURE W OF JIAJIANJISHU IS BEGIN PROCESS(CR,CP,DIR,LD,D) BEGIN IF CR=1 THEN Q=0000; ELSIF LD=0 THEN Q=D; ELSE IF (CP=1 AND CPEVENT) THEN IF DIR=1 THEN Q=Q+1; IF Q=9 THEN Q=0000; END IF; ELSIF DIR=0 THEN Q=Q-1; IF Q=0 THEN Q=1001; END IF; END IF; END IF; END IF; END PROCESS; CO=Q(3) AND Q(0)AND DIR; BO=(NOT Q(3))AND(NOT Q(2))AND (NOT Q(1)) AND (NOT Q(0))AND (NOT DIR); END W; 编译仿真VHDL文件 编译VHDL文件。 如果有错误,检查并纠正错误,直至最后通过。 仿真VHDL文件。 认真核对输入/输出波形,检查设计的功能是否正确。 四位十进制加法计数器的仿真波形图如图6-1所示。 图6-1 四位十进制加法计数器仿真波形图 实训总结 通过本次试验我熟练了VHDL文件的编译与仿真,在编辑程序的同时对四位十进制加法计数器有了更深的理解,并且巩固了IF语句的应用。

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档