计算机结构与逻辑设计(计数器和ALU).pptVIP

计算机结构与逻辑设计(计数器和ALU).ppt

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机结构与逻辑设计(计数器和ALU)

1. 上节课回顾:时序逻辑电路 (1) 触发器 RS触发器,JK,T,D触发器:特征方程 (2) 时序逻辑电路分析基本方法 (3) 数据寄存器和移位寄存器 异步计数器 异步计数器:计数脉冲C不是同时加到各位触发器。 最低位触发器由计数脉冲触发翻转,其他各位触发器有时需由相邻低位触发器输出的进位脉冲来触发, 因此各位触发器状态变换的时间先后不一,只有在前级触发器翻转后,后级触发器才能翻转。 计数器的级联应用 同步计数器的普通级联电路 速度不快,进位逐级传递,容易存在险象 同步计数器的高速级联电路 通过CO到EN连接,一个门延迟即可完成所有状态跳变 同步计数器的异步级联电路 折中的常见的方案,使用较多,速度慢 回顾和习题 1 计数器 概念,原理,变化,注意事项(同步和异步差别) 3 习题 P411页,3.59~3.64; P416页,4.4, 4.22, 4.58 * * 计数器与ALU组织 1 —时序逻辑复习 2 — 计数器 4 — 回顾和习题 Arithmetic Logical Unit Q Q R S J K CP 电路图 时钟方程 驱动方程 输出方程 状态方程 状态图、状态表或时序图 判断电路逻辑功能 CP CP为秒脉冲(周期为1秒) 24进制计数器 60进制计数器 60进制计数器 a~g 7 7448 7448 7448 7448 7448 7448 QD~QA 秒显示 00~59秒 分显示 00~59分 小时显示 00~23小时 显示译码器 数码管 2.1 计数器举例-奥运倒计时 2.2 计数器概念和分类 分类 加法计数器 减法计数器 可逆计数器 (按计数功能 ) 异步计数器 同步计数器 (按计数脉冲引入方式) 二进制计数器 循环码计数器 BCD码计数器 (按计数码制) 计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等。 模 8 计数器 模24计数器 (按模划分) 4前缀:同步二进制模8递增计数器 同步二进制加法计数器 2.3 计数器分析例子 (1)、二进制计数器 分析: ①驱动方程和输出方程 2.3 计数器分析例子 ②状态方程 ③状态表 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 0 1 ④ 画状态图 100 Q2Q1Q0 001 010 011 101 110 111 000 2.3 计数器分析例子 Z 0 1 0 0 0 0 0 0 CP Q 2 Q 1 Q 0 Z 1 2 3 4 5 6 7 8 ⑤ 画波形图 计满8脉冲 2.4 常用集成计数器 74161--4位同步二进制加法计数器 EN CI CR CO 2.4 74161计数器 74161 功能表 CO CO CR EN CI 74LS161状态图 ◆ 、 、ET和EP均为高电平时,计数器处于计数状态,每输入一个 CP 脉冲,进行一次加法计数。 2.4 74161的功能和特点 ◆ :异步置“0”功能。 0 0 0 0 1 0 1 0 ◆ ET和EP是计数器控制端,其中一个为低电平,计数器保持原态。两者均为高电平,计数器才处于计数状态。 ◆ :同步并行置数控制端(低电平有效), =0,且 =1 时,D0~D3上数据 被输出到Q0~Q3。 2.4 74161的波形图 2.4 十进制计数器 74160--同步十进制加法计数器 3 Q 2 Q ET CP 0 D 1 D 2 D 3 D C 1 Q 0 Q 74160 ∧ EP R D D L 0 → 1 → 2 → 3 → 4 → 5 0000→0001→0010→0011→0100→0101 集成计数器的应用举例——反馈法构成模6计数器的四种方法 例1:反馈置0法 0000→0001→0010→0011→0100→0101 由此可见,N进制计数器可以利用在(N-1)时将 变为 0 的方法构成,这种方法称为反馈置0法。 0 → 1 → 2 → 3 → 4 → 5 例2:直接

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档