- 1、本文档共91页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
電子技術
一、判斷題
01、具有回饋元件的放大電路即為回饋放大電路。 ( √ )
02、正回饋主要用於振盪電路,負反饋主要用於放大電路。 ( √ )
03、若回饋信號使淨輸入信號增大,因而輸出信號也增大,這種回饋稱為正回饋。
( √ )
04、把輸出電壓短路後,如果回饋不存在了,則此回饋是電壓回饋。 ( √ )
05、把輸出電壓短路後,如果回饋仍存在,則此回饋是電流回饋。 ( √ )
06、在回饋電路中回饋量是交流分量的稱為交流回饋。 ( √ )
07、在回饋電路中回饋量是直流分量的稱為直流回饋。 ( √ )
08、要求放大電路帶負載能力強、輸入電阻高,應引入電流串聯負反饋。 ( × )
要求放大電路帶負載能力強、輸入電阻高,應引入電壓串聯負反饋
09、射極跟隨器是電流並聯負反饋電路。 ( × )
射極跟隨器是電壓並聯負反饋電路。
10、採用負反饋既可提高放大倍數的穩定性,又可增大放大倍數。 ( × )
採用負反饋既可提高放大倍數的穩定性,但減小了放大倍數。
11、放大電路要穩定靜態工作點,則必須加直流負反饋電路。 ( √ )
12、交流負反饋不僅能穩定取樣物件,而且能提高輸入電阻。 ( × )
交流負反饋不僅能穩定取樣物件,而且能提高輸入電阻
13、放大電路中上限頻率與下限頻率之間的頻率範圍稱為放大電路的通頻帶。 ( √ )
14、為了提高放大器的輸入電阻、減小輸出電阻,應該採用電流串聯負反饋。 ( × )
為了提高放大器的輸入電阻、減小輸出電阻,應該採用電壓串聯負反饋。
15、深度負反饋放大電路的閉環電壓放大倍數為 ( √ )
16、在深度負反饋下,閉環增益與管子的參數幾乎無關,因此可任意選用管子組成放大電路。
( × )
17、在深度負反饋條件下,串聯負反饋放大電路的輸入電壓與回饋電壓近似相等 ( √ )
18、負反饋放大電路產生低頻自激振盪的原因是多級放大器的附加相移大。。 ( × )
19、消除低頻自激振盪最常用的方法是在電路中接入RC校正電路。 ( × )
消除高頻自激振盪最常用的方法是在電路中接入RC校正電路。
20、為防止集成運算放大器輸入電壓偏高,通常可採用兩輸入端間並接一個二極體( × )
為防止集成運算放大器輸入電壓偏高,通常可採用兩輸入端間並接二個二極體
21、共模抑制比KCMR越大,抑制放大電路的零點飄移的能力越強。 ( √ )
22、在運算電路中,集成運算放大器的反相輸入端均為虛地。 ( × )
反相比例運算電路中集成運算放大器的反相輸入端均為虛地
23、集成運算放大器工作在線性區時,必須加入負反饋。 ( √ )
24、運算放大器組成的反相比例放大電路,其反相輸入端與同相輸入端的電位近似相等。
( √ )
25、同相比例運算電路中集成運算放大器的反相輸入端為虛地。 ( × )
反相比例運算電路中集成運算放大器的反相輸入端均為虛地
26、運算放大器的加法運算電路,輸出為各個輸入量之和。 ( × )
運算放大器的加法運算電路,輸出為各個輸入量之代數和
27、運算放大器組成的積分器,當輸入為恒定直流電壓時,輸出即從初始值起線性變化。
( √ )
28、微分器在輸入越大時,輸出變化越快。 ( × )
微分器在變化越快時,輸出越大。
29、當集成運算放大器工作在非線性區時,輸出電壓不是高電平,就是低電平。 ( √ )
30、比較器的輸出電壓可以是電源電壓範圍內的任意值。 ( × )
31、電平比較器比滯回比較器唱反抗干擾能力強,而滯回比較器比電平比較器靈敏度高。
( × )
電平比較器比滯回比較器唱反抗干擾能力強,而滯回比較器比電平比較器靈敏度低。
32、在輸入電壓從足夠低逐漸增大到足夠高的過程中,電平比較器和滯回比較器的輸出電
壓均只躍變一次。 ( × )
在輸入電壓從足夠低逐漸增大到足夠高的過程中,電平比較器的輸出電壓躍變一次,
滯回比較器的輸出電壓躍變二次。
33、用集成運算放大器組成的自激式方波發生器,其充放電共用一條回路。 ( √ )
34、數位電路處理的資訊是二進位數字碼。 ( √ )
35、若電路的輸出與各輸入量的狀態之間有著一一對應的關係,則此電路是時序邏輯電路。 ( × )
若電路的輸出與各輸入量的狀態之間有著一一對應的關係,則此電路是組合邏輯電路。
36、八進位數有1-8共8個數碼,基數為8,計數規律是逢8進1。 ( × )
八進位數有0-7共8個數碼,基數為8,計數規律是逢8進1。
37、把十六進位數26H化為二-十進位數字是0010 0110。 ( × )
把十六進位數26H化為二-十進位數字是0011 1000。
38、
您可能关注的文档
- 婴幼儿语言功能发育(副本).ppt
- 预处理和固液分离_生物分离工程(副本).ppt
- 保险公司经营管理解析.ppt
- 九年级政治计划生育与保护环境的基本国策知识.ppt
- 肾上腺病变的CT诊断 梁雯雯(副本).ppt
- 生旺公司雄厚背景生达化学制药公司(副本).ppt
- 第11章 蛋白质降解与氨基酸代谢详解.ppt
- 二单元第二章详解.ppt
- 山东省临沂十八中2013届高三第五次(4月)周测理综试题 Word版含答案教学.doc
- 阶梯式销售技巧培训幻灯片.pptx
- 分析let s单元56ago2卷纸zheng unit56.pdf
- 塑胶材料其它分类原料pa9t 12.pdf
- md16x16数字媒体切换器设备.pdf
- 者参考项目发起人学科类型单位序列承包商修订页代码顺序典型.pdf
- 届世界天然气大会阿姆斯特丹2006add10288.pdf
- 期测试记录表每周weekly g1g6 journeys tests level 6 lesson26.pdf
- modernize-whitepaper现代化您应用程序白皮书.pdf
- anybackup产品典型案例分析.pdf
- 约克金融工程课程tfeslide32.pdf
- 广州市妇女儿童医疗中心历份教学药历01tjy.pdf
文档评论(0)