Flip-Flops触发器具有记忆功能的基本逻辑单元,能够存.ppt

Flip-Flops触发器具有记忆功能的基本逻辑单元,能够存.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Flip-Flops触发器具有记忆功能的基本逻辑单元,能够存.ppt

第五章 触发器 Flip-Flops 触发器:具有记忆功能的基本逻辑单元,能够存储1位二值信号的基本单元电路。 具有两个稳定状态0、1,在触发信号作用下,可以由输入信号置成1、0状态。 思考题 1、主从触发器与边沿触发器的触发方式有什么不同?举例说明。 2、维持阻塞触发器为什么由触发脉冲沿来之前的输入状态决定输出。 3、说明 与时钟CP、输入信号之间的关系。举不同触发器的例子说明。 作业 5-2 5-5 5-9 5-10 5-11 5-13 5-19 * 5.1 SR锁存器(The S-R Latch) 1、电路结构和工作原理 1* 1* 1 1 0 0 0 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Qn+1 Q 时Qn+1=1,置1信号,与Q无关 时Qn+1=0,置0信号,与Q无关 置1端set,清0端、复位端Reset。 时Qn+1= Q。 时Qn+1=1*,不确定。 不能同时为0, 约束条件 特性表、真值表 (Truth table) 逻辑符号 Logic symbol 0 1 1 1 0 卡诺图 1* 1 0 Q 0 0 0 1 1 0 1 1 Q* 2、特征方程 3、输出波形wave forms 简化真值表 5.2 电平触发的RS触发器(The Gated S-R Latch) 增加同步时钟信号 时钟脉冲CP (clock pulse) G1、G2门构成基本RS触发器 G3、G4门式输入控制电路 当时钟CP=0 输入端S、R被封锁, ,Q保持不变。 当时钟CP=1 输入端S、R变化引起Q、 变化。 0 1 0 0 1 1 1* 1* 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Qn+1 S R Q 真值表 特征方程 CLK=1 约束条件 RS=0 Qn+1= Q CLK=0 在S=R=1时,CP↓0,输出状态不确定。 Q 0 1 1* 0 0 0 1 1 0 1 1 Qn+1 S R 输出波形 简化真值表 异步置位端 、异步复位端 , 置0、置1不受CLK 、S 、R影响,预置成指定的状态。 D触发器 The Gated D Latch 0 1 0 1 Qn+1 D CP=0 Q保持不变 CP=1 Qn+1 =D 5.3 脉冲触发的主从RS触发器 The Master-slave R-S Flip-Flops G1--G4门从触发器, G5—G8门主触发器, CLK=1,G3、G4封锁, G7、G8打开,主触发器翻转, 从触发器保持不变。 CLK↓=0,G7、G8封锁, S、R输入变化不会引起主触发器 状态变化,G3、G4打开, 从触发器按照主触发器相同状态翻转。 在CLK↓,从触发器只变化一次。 真值表、特性方程、约束条件与钟控RS触发器一样。 CLK=1期间,主触发器状态随SR可以改变多次, 从触发器只在CP↓下降沿时改变一次。 已知CP、S和R的电压波形,初态为0,求Q和 的输出波形: 5.4主从J-K触发器The Master-slave J-K Flip-Flop 将主从R-S触发器的Q和 端交叉反馈到输入端构成主从J-K触发器。 真值表 0 1 0 0 1 1 1 0 0 0 0

文档评论(0)

magui + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8140007116000003

1亿VIP精品文档

相关文档