第七章组合逻辑电路详解.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1组合逻辑电路的分析与设计方法;组合电路:输出仅由输入决定,与电路当前状态无关;电路结构中无反馈回路(无记忆);1、根据给定的逻辑电路图写出函数的逻辑表达式。 2、用卡诺图或公式法化简,求出最简与或表达式。 3、列真值表。 4、说明电路的逻辑功能。;逻辑图;最简与或表达式;逻辑图;真值表;设计(功能→电路) 设计一般步骤为 1、逻辑抽象(确定输入输出变量;设定变量;状态赋值)。 2、列真值表。 3、化简成最简表达式。 4、根据最简表达式或适当变形后的函数表达式,画出逻辑图。 ;真值表;逻辑表达式或化简;真值表;卡诺图;练习:1 交通灯红,黄,绿,正常情况下,一盏灯亮。设计非正常情况报警电路,并用电路图实现。 2 四台设备,每台用户均为10 KW,若这四台设备由F1,F2两台发动机供电,其中,F1的功率为10KW,F2的功率为20KW。四台设备不能同时工作,也不能均不工作。设计发动机供电电路。;小结;1、半加器;2、全加器;全加器的逻辑图和逻辑符号; 用与门实现;实现多位二进制数相加的电路称为加法器。;2、超前进位加法器;超前进位发生器;小结;编码器;输入:I0~I7 8个高电平信号, 输出:3位二进制代码Y2Y1Y0。 故也称为8线-3线编码器。;3位二进制编码器的真值表;逻辑表达式;  一般编码器输入信号之间是互相排斥的,在任何时刻只允许一个输入端请求编码,否则输出发生混乱。;3位二进制优先编码器;逻辑表达式;逻辑图;集成8线-3线优先编码器74LS148;8线-3线优先编码器74LS148逻辑符号图;74LS148功能表;例:试用两片74LS148接成16线-4线优先编码器,将A0~A15 16个输入信号编为二进制编码Z3Z2Z1Z0=0000~1111。 其中A15的优先权最高,A0的优先权最低。;②级联问题;74LS148扩展的16线-4线优先编码器;二 — 十进制编码器;逻辑表达式;8421 BCD码优先编码器;逻辑表达式;逻辑图;集成10线-4线优先编码器; 74LS147功能表;编码器小结;*模型;译码是编码的逆过程。 ;译码器 ;二进制译码器;输入;S1,S2,S3为片选端, S1=1,S2+S3=0 时,Gs输出高电平,译码器处于工作状态。;3线-8线译码器74LS138的功能表; 74LS138;例:试用两片3线-8线译码器74LS138组成4线-16线译码器,将输入的4位二进制代码D3D2D1D0译成16个独立的低电平信号Z0~Z15。;74LS138的级联;74LS138扩展的4线-16线译码器; 二进制译码器的应用很广,典型的应用有以下几种:  ① 实现存储系统的地址译码;  ② 实现逻辑函数;  ③ 带使能端的译码器可用作数据分配器。; 用译码器实现逻辑函数;例:试利用3线-8线译码器74LS138设计一个多输出的组合逻辑电路。输出的逻辑函数式为: ;③画逻辑电路;  二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信号,用Y9~Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。;74LS42 译码器功能表;集成8421 BCD码译码器74LS42; 10 个译码输出端, 低电平 0 有效。;1; 数码显示译码器;数码显示电路通常由译码器、显示器等部分组成。 ;Y; 驱动各种显示器件,从而将用二进制代码表示的数字、文字、符号等翻译成人们习惯的形式,并直观地显示出来的电路,称为显示译码器。;BCD-七段显示译码器;a;驱动共阴极数码管的电路;译码器小结

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档