- 59
- 0
- 约 31页
- 2017-04-08 发布于浙江
- 举报
实验19 集成触发器
一、实验目的
掌握时序逻辑电路的功能测试方法。
学习用JK触发器设计简单时序逻辑电路。
学会使用CMOS逻辑电路芯片。
熟悉时序电路(计数器)多频率波形测量方法。
二、触发器基本知识
定义:能够存储1位二值信号的单元电路统称为触发器。
特点:1、具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1。
2、根据不同的输入信号可以置成1或0状态
触发器的类型、逻辑功能及相互转换
触发器的类型
按照逻辑功能分:RS触发器,D触发器,JK触发器,T触发器,T’触发器
按触发方式分:高电平触发,低电平触发,上升沿触发,下降沿触发等
按电路工艺分: CMOS,TTL
触发器的逻辑功能(表5.19.1)
触发器的相互转换关系(表5.19.2)
本实验用的CC4027,CMOS双JK触发器
CMOS双JK触发器CC4027(教材P147 表5.19.3 功能表)
SD
RD
Q
/Q
0
0
计数
0
1
0
1
1
0
1
0
2、正常工作( SD = RD =0)
1、异步清零和异步置数
SD =0 RD =1
SD =1 RD =0
引脚图见附录D P345面
用JK触发器设计时序逻辑电路的一般步骤(P147)
时序逻辑电路区别组合逻辑:输出不但和当前输入有关,还和之前的状态有关
原创力文档

文档评论(0)