- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
制作徐曉红
制作 徐晓红
策划 邹逢兴
第一章 微型计算机系统概论
第二章 微处理器和指令系统
第三章 汇编语言程序设计
第四章 存储器
第五章 I/O接口与总线
第六章 中断与中断控制
第七章 定时器/计数器电路
第四章 存储器
计算机硬件技术基础
第四章 存储器
本章七个要点:
? 现代高档微机系统的存储器体系结构
? 半导体存储器的分类与选用原则
? 存储器芯片与CPU的接口特性
? 内存储器系统的构成原理
? 高速缓存器(Cache)基本原理
? 虚拟存储器管理机制
? AT技术标准的内存配置及结构
存储器
一、 现代高档微机系统的存储器体系结构
1、分级存储器结构
2、虚拟存储器结构
二、 半导体存储器的分类与选用原则
1、分类及特点
2、选用原则
(4个层面)
Flash ROM特点: 兼具EEPROM、SRAM和DRAM的优点
Flash ROM应用:
主板、显卡BIOS
移动存储器
MP3播放器
数码相机、摄像机存储卡
嵌入式、便携式系统电子盘
典型Flash ROM芯片:
SST28EF020(256KB)
Intel28F032SA(4MB)
……
速度高、密度大;
非易失(掉电时信息不丢失);
内含命令、状态寄存器,可在系统编程;
可整片/按扇区/按页面/按字节擦写;
有数据保护、保密能力。
三、 存储器芯片与CPU的接口特性
1、各种芯片的共性
2、DRAM的特殊性
——设计/扩展存储器系统的基础
动态刷新
地址线二路复用
DRAM存储条及其接口特性
1. 各种存储器芯片的接口共性
4类接口
信号线(电源线除外)
数据线
地址线
片选线
读/写控制线
直连
直连
地址
译码器
DB
低位
高位
AB
匹配 直连
等待产生电路
CB相应线
CPU
关键:高低位AB如何划分
根据译码方式的不同,可有三种常用片选控制方法:
1、线选法 2、全译码法 3、局部译码法
1.线选法
除将低位地址线直接接片内地址外,把余下的高位地址线分别作为各个存储器芯片内片选控制信号。
注意:片选地址线每次寻址时只能有一位有效,不允许同时有多位有效。
常用片选控制方法:
线选法
局部译码法
全译码法
常用片选控制方法:
线选法
局部译码法
全译码法
2.局部译码法
对高位地址总线中的一部分(而不是全部)进行译码,以产生各存储器芯片的片选控制信号。
中任三根
当采用线选法地址线不够用,而又不需要全部存储空间的寻址能力时,可采用这种方法。
常用片选控制方法:
线选法
局部译码法
全译码法
4KB
(1)
3.全译码法
对高位地址总线全部译码,译码输出作为各芯片的片选信号。
线选法和局都译码法虽电路简单,但都存在地址重叠和地址不连续问题,使寻址空间利用率降低,所以一般多采用全译码法。
DRAM存储条:
SIMM 30脚内存条——8(+1)位
SIMM 72脚DRAM(或)EDO内存条——32(+4)位
DIMM 168脚SDRAM内存条——64(+8)位
DDR/DDR2 184脚SDRAM内存条——DIMM速率的2/4倍
RDRAM(RAMBUS DRAM) 184脚内存条
各类内存条接口特性及安装规则:
2. DRAM存储条及其接口特性
四、 内存储器系统的构成原理
三项任务
——用M芯片构成M系统
确定结构 —— 单体?多体?
选择芯片
设计接口 —— 关键
对8位机,单体
对32位机,4体
对16位机,双体
??????
A0~A23
BHE
80286
D0~D15
地址
锁存器
80286存储器结构
A1~A23
A0
BHE
地址总线
D0~D7
D8~D15
数据总线
偶数存储体
奇数存储体
FFFFFE
FFFFFC
? ? ? ?
000002
000000
000003
000001
? ? ? ?
FFFFFD
FFFFFF
A2~A31
BHE
80386
/80486
BE0
????
BE3
D0~D31
地址
锁存器
386/486存储器结构
存储体0
存储体1
存储体2
存储体3
数据收/发驱动器
A2~A31
BE0
BE1
BE2
BE3
D0~D7
D16~D23
D24~
D31
D8~D15
D0~D31
归结为(8位)单体存储器的设计:
? 芯片选择
? 接口设计
? 位、字扩展
通过位扩展,满足(8位)字长要求
通过字扩展,满足字数(地址单元数)要求
——重点是在地址分配基础上的地址译码
与地址总线的连接/转换
与控制总线的连接/转换
与数据总线的连接/转换
地址分配与地址译码、设置一般方法:
(1)根据实际存储器容量要求,
原创力文档


文档评论(0)