32位微机原理存储器及其管理汇编.ppt

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
32位微机原理存储器及其管理汇编

第六章 存储器及其管理 内存:也称主存,根据数据的存取方式可分为: 1.分类:内存储器和外存储器 外存:需通过专门的接口电路和主机连接, *作用——存放平时不执行的程序或不被 处理的数据。 * 组成——直接与CPU连接, * 作用——存放正在执行的程序和数据。 2.存储器的性能指标 .存储器容量:以字节为最小单元。常以KB 、 MB、GB、TB为单位。 .存取周期:存储器从接收到地址,到完成读出 或写入数据的时间称为存取周期。 .功 耗:mA级 .可靠性:百万分之一 .集成度:以“位/片”、“字节/片”表示、 MB/片… 3.地址译码 地址译码:按系统地址总线上的信息,从整个内 存中确定一个存储单元。32位微机中 采用复合译码方式。 复合译码:由纵横交错的X选择线和Y选择线选择 某一存储单元。 X地址译码器:它决定选择32行中的某一行; Y地址译码器:它决定选择32列中的某一列。 从而选择出某一行和某一列交叉处的一个存储单 元。(如下图) 5.2 微型计算机内存储器的组成 有单字节、双字节和4字节等不同数据的访问. 单字节:地址可以是任意地址(即奇、偶均可); 双字节:偶地址(地址末位为0)作为低8位数据地 址,也就是该16位数据的地址; 4字节:低2位为0的地址作为低8位数据地址,也就 是32位数据的地址; 32位存储器的组成与多字节的访问 内存是按地址存取数据的,若地址总线有20条(A0~A19),就可形成220=1048576个地址,即1兆地址(1KB=1024,1MB=1024KB) BE3~BE0:实现不同字节数据的访问。 5.3 存储器的设计 要求: 设计一个1MB的RAM,具有不同字节 数据的读、写功能; 采用4片256KB的 RAM来组成。 D7-D0 256K CE A0~A17 32位数据总线 74LS139 译码器 A19 A18 Y0 Y1 Y3 Y2 MR MW 把55H写到DS:0000----0FFFFH地址,再从DS:0FFFFH---0000地址逐个读出来与55H比较,有错退出。 把0AAH写到DS:0000----0FFFFH地址,再从DS:0FFFFH---0000地址逐个读出来与0AAH比较,有错退出。 KK: MOV AX,DATA MOV DS,AX MOV CX,0FFFFH MOV BX,0000 MOV SI,0000 MOV AL,55H J55:MOV [BX+IS],AL INC SI LOOP J55 MOV CX,0FFFFH J5B: MOV AL,[BX+SI] CMP AL,55H JNZ ERR DEC SI LOOP J5B MOV CX,0FFFFH MOV A,0AAH JAA: MOV [BX+IS],AL INC SI LOOP JAA MOV CX,0FFFFH JAB: MOV AL,[BX+SI] CMP AL,0AAH JNZ ERR DEC SI LOOP JAB ENDS 二、存储器多级结构 5.3内存储器分段管理(保护模式) 实模式存储器寻址: .段寄存器直接存放某一段的段基址,段寄存器为CS, DS,SS,ES,FS,GS。 .程序给出逻辑地址,包括段基地址(16位)和相对于 段基地址的段内偏移量(16位),又称偏移地址。 .在存储器寻址时,将逻辑地址转换为存储器存储单元 的物理地址(实际地址或者绝对地址),物理地址为

您可能关注的文档

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档